首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> cpld/fpga

理解FPGA 中的壓穩(wěn)態(tài)

  • 理解FPGA 中的壓穩(wěn)態(tài) 本白皮書(shū)介紹FPGA 中的壓穩(wěn)態(tài),為什么會(huì)出現(xiàn)這一現(xiàn)象,它是怎樣導(dǎo)致設(shè)計(jì)失敗的。介紹怎樣計(jì)算壓穩(wěn)態(tài)MTBF,重點(diǎn)是對(duì)結(jié)果造成影響的各種器件和設(shè)計(jì)參數(shù)。
    引言
    當(dāng)信號(hào)在不相關(guān)或者異步時(shí)鐘域
  • 關(guān)鍵字: FPGA  壓穩(wěn)態(tài)    

采用帶有收發(fā)器的全系列40-nm FPGA 和ASIC 實(shí)現(xiàn)創(chuàng)

  • 人們對(duì)寬帶服務(wù)的帶寬要求越來(lái)越高,促使芯片供應(yīng)商使用更多的高速串行收發(fā)器。因此,下一代應(yīng)用采用了多種數(shù)據(jù)速率,從幾Mbps 到數(shù)百Gbps,在一種設(shè)備中集成了多種協(xié)議和服務(wù)。以太網(wǎng)等迅速發(fā)展的標(biāo)準(zhǔn)以及對(duì)提高
  • 關(guān)鍵字: FPGA  ASIC  40  nm    

基于FPGA的掃頻信號(hào)源的研究與設(shè)計(jì)

  • 介紹掃頻電路和DDS技術(shù)的原理,利用FPGA設(shè)計(jì)一個(gè)以DDS技術(shù)為基礎(chǔ)的掃頻信號(hào)源,給出用Verilog語(yǔ)言編程的實(shí)現(xiàn)方案和實(shí)現(xiàn)電路。并通過(guò)采用流水線技術(shù)提高了相位累加器的運(yùn)算速度,通過(guò)改進(jìn)ROM壓縮算法以減小存儲(chǔ)器的容量,完成了對(duì)整個(gè)系統(tǒng)的優(yōu)化設(shè)計(jì)。運(yùn)用QuartusⅡ軟件仿真驗(yàn)證了程序設(shè)計(jì)的正確性,最終在硬件電路上實(shí)現(xiàn)了該掃頻信號(hào)源。
  • 關(guān)鍵字: FPGA  掃頻信號(hào)源    

Altera 發(fā)布28-nm FPGA技術(shù)創(chuàng)新

  •   Altera公司今天宣布了在即將推出的28nm FPGA中采用的創(chuàng)新技術(shù):嵌入式HardCopy®模塊、部分重新配置新方法以及嵌入式28-Gbps收發(fā)器,這些技術(shù)將極大的提高下一代Altera® FPGA的密度和I/O性能,并進(jìn)一步鞏固相對(duì)于ASIC和ASSP的競(jìng)爭(zhēng)優(yōu)勢(shì)。   快速增長(zhǎng)的寬帶應(yīng)用如高清晰(HD)視頻、云計(jì)算、網(wǎng)絡(luò)數(shù)據(jù)存儲(chǔ)和移動(dòng)視頻等對(duì)基礎(chǔ)設(shè)備和最終用戶(hù)設(shè)備開(kāi)發(fā)人員提出了新挑戰(zhàn)。他們?cè)鯓硬拍軌蜓杆偬岣呦到y(tǒng)帶寬,同時(shí)滿(mǎn)足嚴(yán)格的功耗和成本要求呢?Altera開(kāi)發(fā)了最新的創(chuàng)新
  • 關(guān)鍵字: Altera  28nm  FPGA  

采用CPLD來(lái)替代微處理器的6種方法

  • 隨著低功耗CPLD的出現(xiàn),低功耗電子產(chǎn)品設(shè)計(jì)人員現(xiàn)在有新的選擇來(lái)實(shí)現(xiàn)以前由微控制器完成的多種功能。本白...
  • 關(guān)鍵字: CPLD  微處理器  低功耗  微控制器  

采用FPGA實(shí)現(xiàn)發(fā)電機(jī)組頻率測(cè)量計(jì)的設(shè)計(jì)

  • 基于FPGA設(shè)計(jì)的發(fā)電機(jī)組頻率測(cè)量計(jì),系統(tǒng)在整體上采用光電耦合器的隔離方式,提高系統(tǒng)的抗干擾能力和穩(wěn)定性。該系統(tǒng)具有線路簡(jiǎn)單可靠、通用性強(qiáng)、穩(wěn)定度高等優(yōu)點(diǎn),可廣泛應(yīng)用于頻率電壓變換器、轉(zhuǎn)速繼電器。該設(shè)計(jì)的FPGA數(shù)字系統(tǒng)部分使用Verilog HDL語(yǔ)言,給出核心程序,并可以通過(guò)Verilog HDL語(yǔ)言的綜合工具進(jìn)行相應(yīng)硬件電路的生成,具有傳統(tǒng)邏輯設(shè)計(jì)方法所無(wú)法比擬的優(yōu)越性。經(jīng)過(guò)仿真后,驗(yàn)證設(shè)計(jì)是成功的, 達(dá)到預(yù)期結(jié)果。同時(shí)這種方法設(shè)計(jì)的數(shù)字電子系統(tǒng)可移植性強(qiáng)、可更改性好。如果需要的頻率測(cè)量范圍需要擴(kuò)
  • 關(guān)鍵字: FPGA  發(fā)電機(jī)組  測(cè)量計(jì)  頻率    

賽靈思推出即插即用高清電視參考設(shè)計(jì)

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc.)近日推出一款全新的消費(fèi)視頻增強(qiáng)參考設(shè)計(jì)。該款參考設(shè)計(jì)基于一個(gè)低成本的Xilinx Spartan現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(FPGA) 并結(jié)合先進(jìn)的數(shù)字視頻算法,可大大加快高清數(shù)字電視的“即插即用”的設(shè)計(jì)步伐。   該款參考設(shè)計(jì)是賽靈思與世界著名的數(shù)字處理IC與IP廠商Vestek 電子研發(fā)公司共同開(kāi)發(fā)的成果。隨著這款現(xiàn)成的、功能完整的設(shè)計(jì)解決方案的供貨上市,數(shù)字電視OEM廠商在大批量市場(chǎng)中可以更加輕松地利用圖像質(zhì)
  • 關(guān)鍵字: Xilinx  Spartan  FPGA  

基于FPGA的超聲波液體密度傳感器的設(shè)計(jì)

  • 0引言液體密度是許多工業(yè)中的重要參數(shù),它可以直接參與生產(chǎn)過(guò)程中的控制和決策,因此對(duì)液體密度進(jìn)行...
  • 關(guān)鍵字: FPGA  超聲波液體密度傳感器  設(shè)計(jì)  

基于FPGA滑動(dòng)相關(guān)法偽碼捕獲的研究與實(shí)現(xiàn)

  • 引言對(duì)于碼分多址的擴(kuò)頻通信方式而言,只有當(dāng)接收端本地偽碼與發(fā)端偽碼處于相同相位狀態(tài)時(shí),有用的信...
  • 關(guān)鍵字: FPGA  滑動(dòng)相關(guān)法  偽碼捕獲  
共6991條 360/467 |‹ « 358 359 360 361 362 363 364 365 366 367 » ›|

cpld/fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473