首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> cpld/fpga

聽大神聊FPGA設(shè)計(jì):豁然開朗

  •   FPGA是可編程芯片,因此FPGA的設(shè)計(jì)方法包括硬件設(shè)計(jì)和軟件設(shè)計(jì)兩部分。硬件包括FPGA芯片電路、存儲(chǔ)器、輸入輸出接口電路以及其他設(shè)備,軟件即是相應(yīng)的HDL程序以及最新才流行的嵌入式C程序。硬件設(shè)計(jì)是基礎(chǔ),但其方法比較固定,本書將在第4節(jié)對(duì)其進(jìn)行詳細(xì)介紹,本節(jié)主要介紹軟件的設(shè)計(jì)方法?! ∧壳拔㈦娮蛹夹g(shù)已經(jīng)發(fā)展到SOC階段,即集成系統(tǒng)(Integrated System)階段,相對(duì)于集成電路(IC)的設(shè)計(jì)思想有著革命性的變化。SOC是一個(gè)復(fù)雜的系統(tǒng),它將一個(gè)完整產(chǎn)品的功能集成在一個(gè)芯片上,包
  • 關(guān)鍵字: FPGA  

“老司機(jī)”:我不推薦因找工作而學(xué)習(xí)FPGA

  •   最近的幾篇論文都改好投出去了,希望后面有好的結(jié)果。暫時(shí)也就有點(diǎn)閑暇時(shí)間空出來(lái)了,好久沒(méi)有寫技術(shù)文章來(lái)總結(jié)提煉一下了,今天難得就寫一點(diǎn)?! ∶磕甑搅苏夜ぷ鞯臅r(shí)節(jié),總會(huì)有很多迷茫的小本甚至是小碩在到處訊問(wèn)說(shuō):我是不是應(yīng)該去參加個(gè)培訓(xùn)班,去學(xué)一門什么什么技術(shù)。然后學(xué)哪個(gè)比較好找工作一點(diǎn),學(xué)哪個(gè)收入會(huì)高一點(diǎn)等等。每當(dāng)這個(gè)時(shí)候就有很多抱著就業(yè)目的的人來(lái)問(wèn)到底學(xué)什么技術(shù)好啊,哪個(gè)技術(shù)有前途啊,等等?! ∫话阍谶@個(gè)時(shí)候,我是不推薦這幫人去學(xué)習(xí)FPGA的。當(dāng)然,并不是FPGA技術(shù)不好,也不是學(xué)FPGA技術(shù)沒(méi)有前途,而
  • 關(guān)鍵字: FPGA  SoC  

高云半導(dǎo)體推出FPGA離線燒錄器及數(shù)據(jù)流文件加密工具

  •   中國(guó)濟(jì)南,2018年3月19日訊,山東高云半導(dǎo)體科技有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)今日宣布推出高云 FPGA四路并行離線燒錄器(以下簡(jiǎn)稱“離線燒錄器”),支持高云半導(dǎo)體小蜜蜂家族GW1N(R)系列芯片數(shù)據(jù)流文件的離線燒錄。  圖一 離線燒錄器外觀圖  離線燒錄器(圖一)是指在脫離PC環(huán)境下對(duì)GW1N(R)芯片進(jìn)行數(shù)據(jù)燒錄的設(shè)備,具備速度快、數(shù)據(jù)保密、便攜穩(wěn)定、多路燒錄等特點(diǎn),適用于工廠大批量、快速量產(chǎn),并方便檢修人員外出攜帶;相比傳統(tǒng)的PC終端,離線燒錄器優(yōu)勢(shì)顯著?! ∑湟唬x
  • 關(guān)鍵字: 高云  FPGA  

深度觀察,賽靈思新任全球總裁的三把火

  • 2018年一月,賽靈思迎來(lái)了第四任總裁Victor Peng。Victor Peng此前擔(dān)任賽靈思COO(首席運(yùn)營(yíng)官),負(fù)責(zé)賽靈思公司全球銷售、產(chǎn)品和垂直市場(chǎng)、產(chǎn)品的開發(fā)以及全球運(yùn)營(yíng)和質(zhì)量工作。在此之前,他曾任賽靈思產(chǎn)品執(zhí)行副總裁兼總經(jīng)理,負(fù)責(zé)公司產(chǎn)品組合與差異性技術(shù)的定義、開發(fā)以及產(chǎn)品市場(chǎng)營(yíng)銷,實(shí)現(xiàn)了連續(xù)三代核心產(chǎn)品的領(lǐng)先地位,于2017年10月成為董事會(huì)成員之一。
  • 關(guān)鍵字: Xilinx  FPGA  ACAP  

Xilinx CEO 描繪公司新愿景與戰(zhàn)略藍(lán)圖

  •   自適應(yīng)和智能計(jì)算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx,?Inc.)總裁兼首席執(zhí)行官(CEO)Victor?Peng?,今天揭示了公司的未來(lái)愿景與戰(zhàn)略藍(lán)圖。Peng?的愿景旨在為賽靈思帶來(lái)新發(fā)展、新技術(shù)和新方向,打造“自適應(yīng)計(jì)算加速平臺(tái)”。在該世界中,賽靈思將超越?FPGA?的局限,推出高度靈活且自適應(yīng)的全新處理器及平臺(tái)產(chǎn)品系列,為用戶從端點(diǎn)到邊緣再到云端多種不同技術(shù)的快速創(chuàng)新提供支持?! D一?賽靈思CEO?Victor
  • 關(guān)鍵字: Xilinx  FPGA   

“老司機(jī)”十年FPGA從業(yè)經(jīng)驗(yàn)總結(jié)

  •   大學(xué)時(shí)代第一次接觸FPGA至今已有10多年的時(shí)間,至今記得當(dāng)初第一次在EDA實(shí)驗(yàn)平臺(tái)上完成數(shù)字秒表、搶答器、密碼鎖等實(shí)驗(yàn)時(shí)那個(gè)興奮勁。當(dāng)時(shí)由于沒(méi)有接觸到HDL硬件描述語(yǔ)言,設(shè)計(jì)都是在MAX+plus II原理圖環(huán)境下用74系列邏輯器件搭建起來(lái)的。   后來(lái)讀研究生,工作陸陸續(xù)續(xù)也用過(guò)Quartus II、FoundaTIon、ISE、Libero,并且學(xué)習(xí)了verilogHDL語(yǔ)言,學(xué)習(xí)的過(guò)程中也慢慢體會(huì)到verilog的妙用,原來(lái)一小段語(yǔ)言就能完成復(fù)雜的原理圖設(shè)計(jì),而且語(yǔ)言的移植性可操作性比原理圖
  • 關(guān)鍵字: FPGA  Verilog  

高云半導(dǎo)體宣布在香港科學(xué)園設(shè)立香港研發(fā)中心

  •   作為國(guó)內(nèi)領(lǐng)先的可編程邏輯器件供應(yīng)商,廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)今日宣布成立香港研發(fā)中心,新成立的研發(fā)中心位于香港科學(xué)園二期浚湖樓,這是繼濟(jì)南、上海、廣州、美國(guó)硅谷四大研發(fā)中心之后,高云半導(dǎo)體成立的第五大研發(fā)中心。   “在香港科學(xué)園設(shè)立研發(fā)中心,將為高云半導(dǎo)體在國(guó)際市場(chǎng)開拓,創(chuàng)新合作等方面提供重要的技術(shù)支持,”高云半導(dǎo)體CEO朱璟輝介紹,“作為一個(gè)創(chuàng)新驅(qū)動(dòng)型的公司,高云將在香港打造一個(gè)實(shí)力雄厚的研發(fā)與技術(shù)支
  • 關(guān)鍵字: 高云  FPGA  

高云半導(dǎo)體宣布在香港科學(xué)園設(shè)立香港研發(fā)中心

  • 中國(guó)香港,2018年3月12日,作為國(guó)內(nèi)領(lǐng)先的可編程邏輯器件供應(yīng)商,廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)今日宣布成立香港研發(fā)中心,新成立的研發(fā)中心位于香港科學(xué)園二期浚湖樓,這是繼濟(jì)南、上海、廣州、美國(guó)硅谷四大研發(fā)中心之后,高云半導(dǎo)體成立的第五大研發(fā)中心。
  • 關(guān)鍵字: FPGA  高云半導(dǎo)體  

一文讀懂如何更經(jīng)濟(jì)地設(shè)計(jì)一顆新的芯片

  •   我們(IEEE)最近與Bunny Huang進(jìn)行了有趣的交流,他是硬件大師以及Chumby,NetTV和Novena Laptop等的創(chuàng)造者。他還是Hacking the Xbox,The Essential Guide to Electronics in Shenzhen兩篇文章的作者,在IEEE Spectrum中有兩篇專題文章?! ∥覀兏信d趣的是Huang的意見,一個(gè)小的資金適中的團(tuán)隊(duì),
  • 關(guān)鍵字: 芯片  FPGA  

基于OMAP-L138 DSP+ARM的處理器與FPGA實(shí)現(xiàn)SDR系統(tǒng)

  •   CritICal Link公司的某客戶需要針對(duì)多個(gè)應(yīng)用開發(fā)一個(gè)擴(kuò)頻無(wú)線電收發(fā)器。該客戶已經(jīng)開發(fā)出一套算法,準(zhǔn)備用于對(duì)信號(hào)進(jìn)行調(diào)制和解調(diào),但他們卻缺少構(gòu)建完整系統(tǒng)的資源和專業(yè)知識(shí)。客戶希望利用軟件定義無(wú)線電(SDR)系統(tǒng)的靈活性優(yōu)勢(shì)。本文將探討如何基于德州儀器(TI)的OMAP-L138 DSP+ARM處理器與FPGA來(lái)實(shí)現(xiàn)該系統(tǒng)。  平臺(tái)  Critical Link選擇其MityDSP-L138F嵌入式系統(tǒng)模塊作為SDR的基礎(chǔ),因?yàn)樵撃K不僅具有很強(qiáng)的處理能力,而且可以
  • 關(guān)鍵字: FPGA  ARM  

基于DSP和FPGA的機(jī)器視覺系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

  •   本文將機(jī)器視覺與網(wǎng)絡(luò)技術(shù)相結(jié)合,使用TI公司新近推出的6000系列DSPsTMS320DM642為核心,應(yīng)用ALTERA公司的FPGA,用其實(shí)現(xiàn)圖像預(yù)處理,減輕了DSPs的負(fù)擔(dān)。應(yīng)用網(wǎng)絡(luò)技術(shù)實(shí)現(xiàn)圖像傳輸。  1、引言  機(jī)器視覺自起步發(fā)展到現(xiàn)在,已有15年的發(fā)展歷史。應(yīng)該說(shuō)機(jī)器視覺作為一種應(yīng)用系統(tǒng),其功能特點(diǎn)是隨著工業(yè)自動(dòng)化的發(fā)展而逐漸完善和發(fā)展的?! ∧壳?,國(guó)際上視覺系統(tǒng)的應(yīng)用方興未艾,1998年的市場(chǎng)規(guī)模為46億美元。在國(guó)外,機(jī)器視覺的應(yīng)用普及主要體現(xiàn)在半導(dǎo)體及電子行業(yè),其中大概 40%
  • 關(guān)鍵字: DSP  FPGA  

再續(xù)FPGA初心,京微齊力脫胎京微雅格重新起航

  •   新的一年開啟新的希望,新的空白承載新的夢(mèng)想。這是年初一集微網(wǎng)給讀者們拜年時(shí)寫的寄語(yǔ)。在中國(guó)農(nóng)歷新年開年之際,半導(dǎo)體產(chǎn)業(yè)里也迎來(lái)了許多新的起點(diǎn)。例如長(zhǎng)江存儲(chǔ)在與蘋果就采購(gòu)前者的Nand閃存芯片一事談判,又例如前京微雅格副總裁王海力堅(jiān)守18個(gè)月后的二次創(chuàng)業(yè)。   2005年年底,即將從清華大學(xué)計(jì)算機(jī)專業(yè)博士畢業(yè)的王海力加入了一家新成立的中外合資公司——雅格羅技,開始了國(guó)產(chǎn)FPGA芯片研發(fā)。2010年在北京市政府相關(guān)引導(dǎo)資金支持下,該公司也轉(zhuǎn)換身份并更名為“京微雅格&r
  • 關(guān)鍵字: 京微雅格  FPGA  

FPGA重點(diǎn)知識(shí)13條,助你構(gòu)建完整“邏輯觀”之三

  •   10、FPGA的時(shí)序基礎(chǔ)理論  我們的分析從下圖開始,下圖是常用的靜態(tài)分析結(jié)構(gòu)圖,一開始看不懂公式不要緊,因?yàn)槲視?huì)在后面給以非常簡(jiǎn)單的解釋:  這兩個(gè)公式是一個(gè)非常全面的,準(zhǔn)確的關(guān)于建立時(shí)間和保持時(shí)間的公式。其中Tperiod為時(shí)鐘周期;Tcko為D觸發(fā)器開始采樣瞬間到D觸發(fā)器采樣的數(shù)據(jù)開始輸出的時(shí)間;Tlogic為中間的組合邏輯的延時(shí);Tnet為走線的延時(shí);Tsetup為D觸發(fā)器的建立時(shí)間;Tclk_skew為時(shí)鐘偏移,偏移的原因是因?yàn)闀r(shí)鐘到達(dá)前后兩個(gè)D觸發(fā)器的路線不是一樣長(zhǎng)?! ∵@里我們來(lái)做如下轉(zhuǎn)
  • 關(guān)鍵字: FPGA  時(shí)序  

FPGA重點(diǎn)知識(shí)13條,助你構(gòu)建完整“邏輯觀”之二

  •   8、FPGA時(shí)鐘系統(tǒng)  1. FPGA的全局時(shí)鐘是什么?  FPGA的全局時(shí)鐘應(yīng)該是從晶振分出來(lái)的,最原始的頻率。其他需要的各種頻率都是在這個(gè)基礎(chǔ)上利用PLL或者其他分頻手段得到的?! ?. 全局時(shí)鐘和BUFG:  BUFG,輸入為固定管腳,輸出為H型全銅全局高速網(wǎng)絡(luò),這樣抖動(dòng)和到任意觸發(fā)器的延時(shí)差最小,這個(gè)也就是FPGA做同步設(shè)計(jì)可以不需要做后仿真的原因。  全局時(shí)鐘:今天我們從另一個(gè)角度來(lái)看一下時(shí)鐘的概念:時(shí)鐘是D觸發(fā)器的重要組成部分,一個(gè)有效邊沿使得D觸發(fā)器進(jìn)行一次工作。而更多的時(shí)候,D觸發(fā)器保
  • 關(guān)鍵字: FPGA  時(shí)鐘  

FPGA重點(diǎn)知識(shí)13條,助你構(gòu)建完整“邏輯觀”之一

  •   1、查找表LUT和編程方式  第一部分: 查找表LUT  FPGA是在PAL、GAL、EPLD、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為ASIC領(lǐng)域中的一種半定制電路而出現(xiàn)的,即解決了定制電路的不足,又克服了原有可編程器件門電路有限的缺點(diǎn)。  由于FPGA需要被反復(fù)燒寫,它實(shí)現(xiàn)組合邏輯的基本結(jié)構(gòu)不可能像ASIC那樣通過(guò)固定的與非門來(lái)完成,而只能采用一種易于反復(fù)配置的結(jié)構(gòu)。查找表可以很好 地滿足這一要求,目前主流FPGA都采用了基于SRAM工藝的查找表結(jié)構(gòu),也有一些軍品和宇航級(jí)FPGA采用
  • 關(guān)鍵字: FPGA  CPLD  
共6991條 39/467 |‹ « 37 38 39 40 41 42 43 44 45 46 » ›|

cpld/fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473