首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

提高遙測信號處理器測試性的一種方法

  • 提高遙測信號處理器測試性的一種方法-隨著集成電路設(shè)計方法與工藝技術(shù)的不斷進(jìn)步,集成電路的可測性已經(jīng)成為提高產(chǎn)品可靠性和成品率的重要因素。文中針對遙測產(chǎn)品中信號處理器的設(shè)計原理,通過增加BIT以提高信號處理器的測試覆蓋率。
  • 關(guān)鍵字: FPGA  BIT  

在使用負(fù)載開關(guān)時,時序決定一切!

  • 在使用負(fù)載開關(guān)時,時序決定一切!-對于一個終端用戶來說,打開一個電子設(shè)備很簡單;只需按下按鈕就可以了。然而,需要花費大量的精力來創(chuàng)建一個平滑順暢的加電體驗。系統(tǒng)接通的過快將會導(dǎo)致由不可控的涌入電流大尖峰所引起的電源故障。
  • 關(guān)鍵字: 負(fù)載開關(guān)  FPGA  QOD  

工程師教你如何選擇正確的電源模塊

  • 工程師教你如何選擇正確的電源模塊-設(shè)計從在FPGA上實現(xiàn)的概念證明開始,現(xiàn)在到了必須創(chuàng)造電源的時候。一個隔離式電源模塊提供12V電源,為先進(jìn)的ASIC、微控制器、FPGA和各種其他元件供電。一如既往,這些元件實際上充滿了電路板的空間,提供充分的電力、穩(wěn)定性、熱性能、低噪聲及可靠性需要挑戰(zhàn)物理定律。
  • 關(guān)鍵字: 微控制器  FPGA  電源設(shè)計  

五大優(yōu)勢凸顯 可編程邏輯或?qū)⒊尸F(xiàn)快速增長

  • 五大優(yōu)勢凸顯 可編程邏輯或?qū)⒊尸F(xiàn)快速增長-可編程邏輯器件的兩種類型是現(xiàn)場可編程門陣列(FPGA)和復(fù)雜可編程邏輯器件(CPLD)。在這兩類可編程邏輯器件中,F(xiàn)PGA是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
  • 關(guān)鍵字: ASIC  FPGA  CPLD  半導(dǎo)體芯片  

工程師經(jīng)驗談:合適的FPGA電源的選擇

  • 工程師經(jīng)驗談:合適的FPGA電源的選擇- 現(xiàn)場可編程門陣列(FPGA)是可以包括數(shù)千個典型的、可編程邏輯單元,一個由線和可編程開關(guān)的矩陣與單獨的邏輯單元互連,典型的設(shè)計包括指定每個單元的簡單邏輯功能和選擇性地關(guān)閉互連矩陣中的開關(guān)。
  • 關(guān)鍵字: FPGA  電源設(shè)計  

經(jīng)典方案:光伏并網(wǎng)發(fā)電裝置的系統(tǒng)實現(xiàn)

  • 經(jīng)典方案:光伏并網(wǎng)發(fā)電裝置的系統(tǒng)實現(xiàn)-系統(tǒng)以FPGA為控制核心,由MOSFET管全橋逆變電路以及其IR2110對其驅(qū)動、SPWM(正弦脈寬調(diào)制)波的生成、電壓電流的檢測、相位頻率跟蹤等模塊組成。
  • 關(guān)鍵字: 逆變電路  FPGA  光伏并網(wǎng)發(fā)電  

基于FPGA的數(shù)字密碼鎖

  • 基于FPGA的數(shù)字密碼鎖-本文介紹了一種以FPGA 為基礎(chǔ)的數(shù)字密碼鎖。采用自頂向下的數(shù)字系統(tǒng)設(shè)計方法, 將數(shù)字密碼鎖系統(tǒng)分解為若干子系統(tǒng), 并且進(jìn)一步細(xì)劃為若干模塊, 然后用硬件描述語言VHDL 來設(shè)計這些模塊, 同時進(jìn)行硬件測試。
  • 關(guān)鍵字: VHDL  FPGA  液晶顯示驅(qū)動  QuartusII  

工程師須知:FPGA 的演進(jìn)、優(yōu)勢、設(shè)計、改進(jìn)

  • 工程師須知:FPGA 的演進(jìn)、優(yōu)勢、設(shè)計、改進(jìn)-1989年我第一次接觸到電路板的時候,上面密布著一系列的TTL、CMOS芯片,一顆14~20只管腳的芯片中一般只有4-6個簡單的“門”,十幾個芯片的大板子也就完成尋址、譯碼之類的功能,使用起來是非常的痛苦,如果要修改邏輯,只能用手術(shù)刀切割電路板并進(jìn)行飛線。
  • 關(guān)鍵字: FPGA  數(shù)字信號處理  

詳析單片機(jī)、ARM、FPGA嵌入式的特點及區(qū)別

  • 詳析單片機(jī)、ARM、FPGA嵌入式的特點及區(qū)別-本文詳細(xì)解析單片機(jī)、ARM、FPGA嵌入式的特點及區(qū)別。
  • 關(guān)鍵字: 單片機(jī)  ARM  FPGA  嵌入式  

輸出跟蹤和時序控制幫助提高FPGA可靠性

  • 輸出跟蹤和時序控制幫助提高FPGA可靠性-本文討論如何針對FPGA或微處理器配置各種電壓輸出跟蹤和時序控制選項,來幫助實現(xiàn)靈敏多電源軌系統(tǒng)的正確啟動和關(guān)斷。
  • 關(guān)鍵字: FPGA  時序控制  

基于FPGA的系統(tǒng)促進(jìn)提高電機(jī)控制性能

  • 基于FPGA的系統(tǒng)促進(jìn)提高電機(jī)控制性能-電機(jī)在各種工業(yè)、汽車和商業(yè)領(lǐng)域應(yīng)用廣泛。電機(jī)由驅(qū)動器控制,驅(qū)動器通過改變輸入功率來控制其轉(zhuǎn)矩、速度和位置。高性能電機(jī)驅(qū)動器可以提高效率,實現(xiàn)更快速、更精確的控制。高級電機(jī)控制系統(tǒng)集控制算法、工業(yè)網(wǎng)絡(luò)和用戶接口于一體,因此需要更多處理能力來實時執(zhí)行所有任務(wù)?,F(xiàn)代電機(jī)控制系統(tǒng)通常利用多芯片架構(gòu)來實現(xiàn):數(shù)字信號處理器(DSP)執(zhí)行電機(jī)控制算法,F(xiàn)PGA 實現(xiàn)高速I/O 和網(wǎng)絡(luò)協(xié)議,微處理器處理執(zhí)行控制。
  • 關(guān)鍵字: FPGA  電機(jī)控制  DSP  Zynq  

Achronix的Speedcore? Custom Blocks定制單元塊為數(shù)據(jù)加速系統(tǒng)再添動力

  •   Achronix今日宣布為其eFPGA IP解決方案推出Speedcore custom blocks定制單元塊。Achronix Speedcore eFGPA嵌入式FPGA可加速數(shù)據(jù)密集的人工智能(AI)/機(jī)器學(xué)習(xí)、5G移動通信、汽車先進(jìn)駕駛員輔助系統(tǒng)(ADAS)、數(shù)據(jù)中心和網(wǎng)絡(luò)應(yīng)用; Speedcore custom blocks定制單元塊可以大幅度地提升性能、功耗和面積效率,并支持以前在FPGA獨立芯片上無法實現(xiàn)的
  • 關(guān)鍵字: Achronix  FPGA  

英特爾FPGA 支持阿里云的加速即服務(wù)

  •   今天,英特爾?宣布英特爾現(xiàn)場可編程門陣列 (FPGA) 為阿里巴巴集團(tuán)的云計算部門—阿里云的加速即服務(wù)(Acceleration-as-a-Service)提供支持。加速服務(wù)可通過阿里云網(wǎng)站提供,支持客戶在云中開發(fā)與部署加速器解決方案,以便應(yīng)用到人工智能推理、視頻流分析、數(shù)據(jù)庫加速和需要密集型計算的其他領(lǐng)域?! ∮⑻貭?nbsp;FPGA 支持的加速即服務(wù)也被稱作阿里云 F1 實例,支持用戶通過即購即用的模式獲得云加速服務(wù),從而節(jié)省前期的硬件投資?! ?/li>
  • 關(guān)鍵字: 英特爾  FPGA  

EDA技術(shù)與FPGA設(shè)計應(yīng)用詳解

  •   摘 要:eda技術(shù)是現(xiàn)代電子設(shè)計技術(shù)的核心,它在現(xiàn)代集成電路設(shè)計中占據(jù)重要地位。隨著深亞微米與超深亞微米技術(shù)的迅速發(fā)展,fpga設(shè)計越來越多地采用基于vhdl的設(shè)計方法及先進(jìn)的eda工具。本文詳細(xì)闡述了eda技術(shù)與fpga設(shè)計應(yīng)用。  關(guān)鍵詞:電子設(shè)計自動化;現(xiàn)場可編程門陣列;復(fù)雜可編程邏輯器件;專用集成電路;知識產(chǎn)權(quán);甚高速集成電路硬件描述語言  引言  ---21世紀(jì)是電子信息產(chǎn)業(yè)主導(dǎo)的知識經(jīng)濟(jì)時代,信息領(lǐng)域正在發(fā)生一場巨大變革,其先導(dǎo)力量和決定性因素正是微電子集成電路。硅片技術(shù)的日益成
  • 關(guān)鍵字: EDA  FPGA  

通過FPGA智能調(diào)試工具縮短驗證時間

  • 通過FPGA智能調(diào)試工具縮短驗證時間-設(shè)計人員選擇具有優(yōu)秀調(diào)試能力的FPGA器件,可以縮短開發(fā)周期并降低成本,同時顯著加快上市速度。
  • 關(guān)鍵字: FPGA  邏輯分析儀  
共6991條 47/467 |‹ « 45 46 47 48 49 50 51 52 53 54 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473