首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

量程自整定高精度頻率測量的FPGA實現(xiàn)

  • 數(shù)字頻率計是一種應用十分廣泛的電子測量儀表,針對寬頻率范圍被測信號頻率測量應用需求,提出并實現(xiàn)了一種基于FPGA的自動量程切換高精度數(shù)字頻率計的設計方法。通過構(gòu)建測頻控制器、閘門同步生成器、量程自動切換等模塊,并采用Verilog HDL語言進行描述,運用自頂向下的數(shù)字系統(tǒng)設計方法實現(xiàn)了寬頻率范圍頻率測量的量程自動切換。在Xilinx公司的XUPV5-LX110T開發(fā)板上進行了測試,給出了系統(tǒng)后仿真波形。結(jié)果表明目標系統(tǒng)能根據(jù)被測信號頻率范圍進行自動量程切換,實現(xiàn)高精度頻率測量,測量精度不低于10-7,
  • 關(guān)鍵字: 數(shù)字頻率計  自動量程切換  FPGA  

一種基于FPGA的雷達回波實時模擬器的實現(xiàn)

  • 提出了一種基于FPGA的雷達回波實時模擬器的實現(xiàn)方法。該模擬器采用cPCI標準總線,以FPGA為核心計算單元,配有高速數(shù)模、模數(shù)轉(zhuǎn)換模塊,可實現(xiàn)雷達回波信號實時在線注入模擬。該模擬器可實現(xiàn)多種體制下復雜回波的模擬,具有很好的工程應用價值。
  • 關(guān)鍵字: 雷達回波實時模擬器  半實物仿真  FPGA  

基于FPGA的嵌入式圖像采集系統(tǒng)設計

  • 介紹了以FPGA為核心的邏輯控制模塊的數(shù)據(jù)采集系統(tǒng)的設計可以滿足實時性要求,設計中采用自頂向下的設計方法,根據(jù)不同的功能將整個系統(tǒng)劃分為若干模塊進行設計,并介紹了每個模塊的功能和實現(xiàn)方法。在設計中采用VHDL語言對各個模塊進行描述。視頻解碼芯片采用Philips公司的SAA7113H,該芯片通過I2C總線協(xié)議進行配置。實驗表明,設計可以滿足圖像采集實時性的要求。
  • 關(guān)鍵字: I2C總線  圖像處理  FPGA  

基于FPGA的電子攝像系統(tǒng)的穩(wěn)像設計

  • 穩(wěn)像系統(tǒng)的反應速度是電子穩(wěn)像要解決的關(guān)鍵技術(shù)之一。傳統(tǒng)的基于“攝像機-圖像采集卡-計算機”模式的穩(wěn)像系統(tǒng)、圖像檢測和匹配算法全部由計算機以軟件方式實現(xiàn)。盡管當今計算機的性能很高,能夠部分滿足單傳感器電子穩(wěn)系統(tǒng)的實時處理要求,但在以下幾個方面有著難以解決的問題:首先,其固有的串行工作方式使得單計算機難以適應其于多傳感器視頻處理系統(tǒng)的實時穩(wěn)像,阻礙了在實際中的應用adw欠,傳統(tǒng)的圖像采集卡中能將采集圖像數(shù)據(jù)實時傳輸給計算機,而不能傳輸給標準接口的視頻監(jiān)視設備lk之很多應用場合對聽要求很高。因此,研制專用的電
  • 關(guān)鍵字: 隔行掃描  電子穩(wěn)像系統(tǒng)  FPGA  

FPGA設計中毛刺產(chǎn)生原因及消除

  • 毛刺問題在FPGA設計中非常關(guān)鍵,只有深刻理解毛刺的本質(zhì),才有可能真正掌握設計的精髓,本文就FPGA設計中的毛刺問題進行了深入的探討,分析其產(chǎn)生的原因和條件,給出了幾種常用的消除方法,希望對FPGA設計者有一定的參考作用。
  • 關(guān)鍵字: 毛刺  同步脈沖  FPGA  

CPLD在無功補償控制儀鍵盤中的設計應用

  • 本控制儀以單片機80c196kc為核心,集無功補償、電度量計量、電能質(zhì)量監(jiān)測及通信于一體,能實時顯示電網(wǎng)的各項參數(shù),通過鍵盤可人工設定系統(tǒng)運行的參數(shù)。單片機外圍芯片PSD8XX及復雜可編程邏輯器件(CPLD)的使用不僅使系統(tǒng)的硬件電路簡化,而且使系統(tǒng)的性能提高。本文將討論用CPLD來實現(xiàn)控制儀的鍵盤系統(tǒng),給出了硬件電路和軟件設計方法。
  • 關(guān)鍵字: 鍵盤擴展  無功補償裝置  CPLD  

基于FPGA的測試控制板卡的設計與實現(xiàn)

  • 設計了一種以FPGA作為中心控制器件,配以多路模擬信號采集與輸出通道和多路數(shù)字信號輸入輸出通道,具有RS-232和RS-422串口通信功能的測試控制板卡。在Quartus 117.2編程平臺下,編輯了數(shù)據(jù)采集、處理和控制以及通信的硬件描述語言程序。經(jīng)應用測試,滿足二維平臺系統(tǒng)的技術(shù)要求,具有良好的穩(wěn)定性和可升級性。
  • 關(guān)鍵字: 測試控制  模擬信號  FPGA  

基于FPGA的數(shù)字溫度測量儀設計

  • 溫度測量儀是一種常用的檢測儀器,文章中利用FPGA器件和DS18B20傳感器設計實現(xiàn)了一種數(shù)字溫度測量儀,用于室溫的檢測。該測量儀具有結(jié)構(gòu)簡單、抗干擾能力強、精確性高、轉(zhuǎn)換速度快、擴展性好等優(yōu)點。
  • 關(guān)鍵字: 溫度傳感器  VHDL  FPGA  

基于FGPA的數(shù)字密碼鎖設計

  • 設計選用FPGA芯片、4×4矩陣鍵盤、七段數(shù)碼管為主要硬件,設計了一種低功耗、體積小的密碼鎖,并在硬件上驗證了其可靠性。由于FPGA的靈活性,密碼長度可根據(jù)寄存器個數(shù)而隨意改變,此設計在現(xiàn)代物聯(lián)網(wǎng)技術(shù)中將有廣泛應用。
  • 關(guān)鍵字: 電子鎖  狀態(tài)機  FPGA  

基于FPGA的級聯(lián)H橋多電平變流器CPS-PWM觸發(fā)脈沖快速生成

  • 提出一種基于現(xiàn)場可編程門陣列(FPGA)及不對稱規(guī)則采樣的級聯(lián)H橋型變流器觸發(fā)脈沖的快速生成方法。詳細分析了基于不對稱規(guī)則采樣的載波相移SPWM(CPS-SPWM)觸發(fā)脈沖的快速生成原理。重點介紹了基于FPGA的CPS-SPWM觸發(fā)脈沖快速生成的實現(xiàn)方法。理論分析和實驗結(jié)果表明,在既沒有增加采樣頻率,又沒有增加計算量的情況下,相對基于對稱規(guī)則采樣的CPS-SPWM脈沖生成方法,該方法具有較快的生成速度,并可廣泛應用于DSTATCOM等高壓級聯(lián)H橋多電平變流器觸發(fā)脈沖的快速生成。
  • 關(guān)鍵字: 脈沖形成  CPS-SPWM技術(shù)  FPGA  

基于CPLD及鎢錸熱電偶溫度傳感器的爆炸場溫度動態(tài)測試

  • 為了測量爆炸場等惡劣環(huán)境下溫度的動態(tài)變化,分析炸藥或相關(guān)彈藥的爆炸參數(shù),設計了基于CPLD的低功耗溫度存儲式測試系統(tǒng);運用鎢錸熱電偶溫度傳感器匹配先進的電源管理模塊,并結(jié)合動態(tài)存儲測試技術(shù),能夠應用于環(huán)境條件比較差的惡劣環(huán)境中,在可靠可信、微功耗的基礎上能得到較好的實驗數(shù)據(jù)。
  • 關(guān)鍵字: 時序仿真  溫度測試  CPLD  

基于ARM和CPLD的橫機機頭電路測試系統(tǒng)

  • 為解決電腦橫機機頭控制系統(tǒng)信號的測試可靠性問題,基于低成本、高效率的考慮,研究設計了機頭控制系統(tǒng)電路板的批量測試系統(tǒng)。該系統(tǒng)采用TI公司的LM 3S5R31芯片作為系統(tǒng)的核心部分,通過CPLD進行I/O擴展及輔助控制,使得系統(tǒng)功能靈活強大。將同一信號通路中的前后級元件信號進行編碼,向待測板發(fā)送握手信號并使之發(fā)送反饋信號,該系統(tǒng)將反饋信號進行采樣并在程序中比較計算,制作了實物并進行了大量實驗。
  • 關(guān)鍵字: 故障測試  I/O擴展  CPLD  

基于FPGA的FOR循環(huán)并行CRC流水線算法

  • 通過研究通用串行循環(huán)冗余校驗(CRC)編碼技術(shù)并在此基礎上,利用等式代換或矩陣變換等方法推導出通用并行CRC編碼電路結(jié)構(gòu)。根據(jù)傳統(tǒng)的并行CRC編碼方法,發(fā)現(xiàn)在高速數(shù)據(jù)傳輸校驗中,需要大量的人為計算量,由于計算量大,容易產(chǎn)生一些計算錯誤。于是在傳統(tǒng)的串行CRC編碼的思想基礎上,利用FOR循環(huán)語句與流水線技術(shù)相結(jié)合,提出基于FPGA的FOR循環(huán)并行CRC流水線算法。
  • 關(guān)鍵字: 循環(huán)冗余校驗  流水線技術(shù)  FPGA  

基于Verilog狀態(tài)機的PLC背板總線協(xié)議接口芯片設計

  • 設計了一組基于CPLD的PLC背板總線協(xié)議接口芯片,協(xié)議芯片可以區(qū)分PLC的背板總線的周期性數(shù)據(jù)和非周期性數(shù)據(jù)。詳細介紹了通過Verilog HDL語言設計狀態(tài)機、協(xié)議幀控制器、FIFO控制器的過程,25MHz下背板總線工作穩(wěn)定的試驗結(jié)果驗證了協(xié)議芯片設計的可行性。
  • 關(guān)鍵字: VerilogHDL  PLC背板  CPLD  

用Zynq-7000 EPP實現(xiàn)端到端廣播

  • 在今年舉辦的美國國廣播電視設備展上亮相的數(shù)項創(chuàng)新中,BBC RD新開發(fā)的Stagebox可以安裝到攝像機的背面,將有效傳輸距離從數(shù)百米延長到互聯(lián)網(wǎng)協(xié)議數(shù)據(jù)包能抵達的幾乎任何一個地方。在近期涌現(xiàn)的利用 FPGA與生俱來的可編程功能提供更多功能和適應性,實現(xiàn)協(xié)議和標準的對接的開創(chuàng)性設備中,Stagebox是最新一員。
  • 關(guān)鍵字: Zynq-7000  端到端廣播  FPGA  
共6991條 71/467 |‹ « 69 70 71 72 73 74 75 76 77 78 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473