首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dds+pll

新型DDS器件產(chǎn)生正弦波信號和各種調(diào)制信號的設(shè)

  • 1 引言  為了精確地輸出正弦波、調(diào)幅波、調(diào)頻波、PSK及ASK等信號,并依據(jù)直接數(shù)字頻率合成(Direct Digital ...
  • 關(guān)鍵字: DDS  器件  正弦波  信號  調(diào)制信號  

利用單片機和CPLD實現(xiàn)直接數(shù)字頻率合成(DDS)

  • 直接數(shù)字頻率合成(DDS)技術(shù)是美國學者J.Tierncy,C.M.Rader和B.Gold在1971年首次提出的。這是一種全數(shù)字技術(shù),該技術(shù)從相位概念出發(fā)直接合成所需要的波形。同傳統(tǒng)的頻率合成技術(shù)相比,DDS技術(shù)具有很多優(yōu)點:頻率切
  • 關(guān)鍵字: 頻率  合成  DDS  數(shù)字  直接  單片機  CPLD  實現(xiàn)  利用  

基于FPGA與單片機的波形發(fā)生器設(shè)計

  • 摘要:利用FPGA與單片機相結(jié)合的方法,使用單片機控制FPGA產(chǎn)生頻率為10Hz~20kHz的正弦波,鋸齒波,三角波和四路分別 ...
  • 關(guān)鍵字: FPGA  單片機  VHDL  DDS    

新型DDS器件產(chǎn)生正弦波信號和各種調(diào)制信號的設(shè)計

  • 1 引言
    為了精確地輸出正弦波、調(diào)幅波、調(diào)頻波、PSK及ASK等信號,并依據(jù)直接數(shù)字頻率合成(Direct Digital FrequencySvnthesizer,簡稱DDFS)技術(shù)及各種調(diào)制信號相關(guān)原理,設(shè)計了一種采用新型DDS器件產(chǎn)生正弦波信
  • 關(guān)鍵字: DDS  器件  調(diào)制信號  正弦波信號    

基于51單片機和AD9858的4頻點快速跳頻設(shè)計

  • 摘要:在分析了DDS基本原理以及AD9858基本特點的基礎(chǔ)上,介紹了AD9858的送數(shù)方式及單片機接口程序。給出了利用A ...
  • 關(guān)鍵字: DDS  AD9858  快速跳頻  

基于FPGA的并行掃頻DDS的實現(xiàn)

  • DDS同 DSP(數(shù)字信號處理)一樣,是一項關(guān)鍵的數(shù)字化技術(shù)。DDS是直接數(shù)字式頻率合成器(Direct Digital Synthesizer)的英文縮寫。與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時間等優(yōu)點,廣
  • 關(guān)鍵字: FPGA  DDS  并行    

信號鏈基礎(chǔ)知識#54誰是音頻時鐘的“老板”,誰是主,誰是從呢

基于二階相位擾動的DDS雜散抑制新方法

  • 介紹了DDS的基本原理及雜散來源,分析了相位截斷雜散原因和普通相位擾動原理,并在此基礎(chǔ)上提出一種改進的二階 ...
  • 關(guān)鍵字: 相位擾動  DDS  雜散抑制  

鑒頻鑒相器的指標對鎖相環(huán)(PLL)死區(qū)及抖動性能的影

  • 該應用筆記討論了鑒頻鑒相器的指標對鎖相環(huán)(PLL)死區(qū)及抖動性能的影響。在使用電荷泵環(huán)路濾波的PLL設(shè)計中,通過產(chǎn)生具有最小脈寬的鑒相輸出脈沖,可以減輕PLL的死區(qū)效應和相關(guān)的鎖相環(huán)抖動。鎖相環(huán)廣泛用于電信行業(yè),
  • 關(guān)鍵字: PLL  鑒頻鑒相器  抖動  指標    

基于DDS的高分辨率信號發(fā)生器的實現(xiàn)

  • 1引言信號源作為一種基本電子設(shè)備無論是在教學、科研還是在部隊技術(shù)保障中,都有著廣泛的使用。信號...
  • 關(guān)鍵字: 信號發(fā)生器  DDS  

DDS芯片基礎(chǔ)介紹

  • 1 直接數(shù)字頻率合成器(DDS)是如何工作的?  DDS至少包括帶相位調(diào)制器的數(shù)字控制振蕩器(NCO)、將相位信息轉(zhuǎn)換為幅度的模塊,以及數(shù)模轉(zhuǎn)換器(DAC)三個部分。在DAC之前可能還會有一個同相/正交(I/Q)調(diào)制器?! ∠旅娼?/li>
  • 關(guān)鍵字: DDS  芯片基礎(chǔ)    

基于51單片機和FPGA的位移測量裝置的設(shè)計

  • 摘要:基于電感式傳感器測量磁芯位移的原理,以單片機和FPGA為控制中心,由DDS產(chǎn)生的正弦信號經(jīng)差分放大,并經(jīng)過差 ...
  • 關(guān)鍵字: DDS  差動變壓器  有效值檢波  位移  

基于CPLD的DDS正弦信號發(fā)生器的設(shè)計簡介

  • 這幾天終于實現(xiàn)了DDS正弦信號的發(fā)生,限于CPLD的128宏單元不夠用也不知道怎么優(yōu)化,后來就干脆把按鍵、頻率顯示、頻率控制字交給單片機控制產(chǎn)生,再由單片機講頻率控制字傳送給CPLD,這樣就實現(xiàn)了頻率的控制。最終產(chǎn)
  • 關(guān)鍵字: CPLD  DDS  正弦信號發(fā)生器    

基于DDS+PLL的X―Band信號源設(shè)計

  • 摘要:將DDS和PLL技術(shù)結(jié)合起來,采用DDS直接激勵PLL的混合頻率合成方案完成了X波段微波變頻信號源的設(shè)計,一定程度上解決了頻率分辨率、頻率轉(zhuǎn)換速度和相位噪聲的問題,并完成了實機研制、系統(tǒng)聯(lián)調(diào)試驗和測試。結(jié)果表
  • 關(guān)鍵字: Band  DDS  PLL  信號源    

基于DDS跳頻信號源的設(shè)計與實現(xiàn)

  • 摘要:數(shù)字頻率合成(DDS)結(jié)構(gòu)簡單、易于控制,產(chǎn)生的跳頻信號具有很高的頻率分辨率和頻率轉(zhuǎn)換速度。文章通過對DDS原理的分析,在FPGA平臺下對基于DDS的跳頻信號源進行設(shè)計,并通過優(yōu)化參數(shù)設(shè)置,進一步提高跳頻信號源
  • 關(guān)鍵字: 實現(xiàn)  設(shè)計  信號源  DDS  基于  
共391條 14/27 |‹ « 12 13 14 15 16 17 18 19 20 21 » ›|

dds+pll介紹

您好,目前還沒有人創(chuàng)建詞條dds+pll!
歡迎您創(chuàng)建該詞條,闡述對dds+pll的理解,并與今后在此搜索dds+pll的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473