EEPW首頁(yè) >>
主題列表 >>
dsp+fpga
dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區(qū)
DSP和FPGA各顯神通,應(yīng)對(duì)TD-SCDMA基站成本和演進(jìn)需求
- 由于運(yùn)營(yíng)商大手筆進(jìn)行基礎(chǔ)設(shè)施建設(shè)的時(shí)代已經(jīng)過(guò)去,成本和靈活性成為對(duì)通信基礎(chǔ)設(shè)施的共同要求,對(duì)于TD-SCDMA基站更是如此。因?yàn)椴捎昧酥悄芴炀€等先進(jìn)技術(shù),TD基站的容量大幅提升,但也還帶來(lái)了成本挑戰(zhàn);另外,TD技術(shù)
- 關(guān)鍵字: DSP FPGA 網(wǎng)絡(luò)通信 多媒體處理 數(shù)字信號(hào)處理
基于FPGA的PCIe接口實(shí)現(xiàn)
- 摘要 PCI Express是一種高性能互連協(xié)議,被廣泛應(yīng)用于網(wǎng)絡(luò)適配、圖形加速器、網(wǎng)絡(luò)存儲(chǔ)、大數(shù)據(jù)傳輸以及嵌入式系統(tǒng)等領(lǐng)域。文中介紹了PCIe的體系結(jié)構(gòu),以及利用Altera Cyclone IV GX系列FPGA實(shí)現(xiàn)PCIe接口所涉及的硬
- 關(guān)鍵字: PCI Express Cyclone IV GX FPGA DMA仲裁
基于FPGA的異步USB數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)
- 摘要:設(shè)計(jì)實(shí)現(xiàn)了以FPGA為主控制單元,采用EZ-USB FX2微處理器為接口芯片的快速數(shù)據(jù)傳輸系統(tǒng)。文章給出了FPGA和CY7C68013之間數(shù)據(jù)傳輸?shù)能浻布O(shè)計(jì)方案,著重介紹了FPGA內(nèi)部建構(gòu)的FIFO原理及程序?qū)崿F(xiàn)方法,并以FLAS
- 關(guān)鍵字: FPGA EZ-USB FX2 數(shù)據(jù)傳輸
基于FPGA的雙通道汽車渦輪增壓葉片溫度采集卡研制
- 摘要:一種應(yīng)用于汽車渦輪增壓器葉片溫度檢測(cè)的雙通道數(shù)據(jù)采集卡,該卡由峰值檢測(cè)、串行A/D構(gòu)成模擬電路和由FPGA構(gòu)成整個(gè)數(shù)字電路而組成。重點(diǎn)設(shè)計(jì)了FPGA內(nèi)部串并轉(zhuǎn)換電路和FIFO,經(jīng)仿真和實(shí)驗(yàn)驗(yàn)證,串并轉(zhuǎn)換和FIFO的
- 關(guān)鍵字: FPGA 串并轉(zhuǎn)換 FIFO 仿真
硅片融合時(shí)代的FPGA
- 從1980年代中期問(wèn)世以來(lái),F(xiàn)PGA技術(shù)持續(xù)發(fā)展,應(yīng)用范圍不斷拓展。近日,Altera公司資深副總裁兼首席技術(shù)官M(fèi)isha Burich先生來(lái)京,介紹了FPGA體系結(jié)構(gòu)的演進(jìn)及Altera公司FPGA的進(jìn)展情況。1990年代,具有50K 以上邏輯
- 關(guān)鍵字: FPGA
傳授新手如何學(xué)習(xí)FPGA?
- PGA作為一種高新技術(shù),由于其結(jié)構(gòu)的特殊性,可以重復(fù)編程,開(kāi)發(fā)周期較短,越來(lái)越受到電子愛(ài)好者的青睞,其應(yīng)用已經(jīng)逐漸普及到了各行各業(yè)。因此,越來(lái)越多的電子愛(ài)好者想盡快掌握這門技術(shù)進(jìn)入該領(lǐng)域。筆者從2007年初
- 關(guān)鍵字: FPGA
基于FPGA的非線性調(diào)頻信號(hào)脈沖壓縮的實(shí)現(xiàn)
- 隨著現(xiàn)代電子技術(shù)和飛行技術(shù)的發(fā)展,對(duì)雷達(dá)的作用距離、分辨能力、測(cè)量精度和單值性等性能指標(biāo)提出越來(lái)越高的要求,因此雷達(dá)信號(hào)形式的選擇和信號(hào)處理的方式起著重要作用。在脈沖壓縮技術(shù)中,雷達(dá)所使用的發(fā)射信號(hào)波
- 關(guān)鍵字: FPGA 非線性調(diào)頻信號(hào) 脈沖壓縮
基于FPGA軟核的參數(shù)可變的壓力測(cè)試系統(tǒng)設(shè)計(jì)
- 在爆炸場(chǎng)壓力測(cè)試中,沖擊波超壓峰值隨著彈藥的當(dāng)量和到爆心距離的變化十分顯著。傳統(tǒng)測(cè)試系統(tǒng)的測(cè)試參數(shù)難以更改,靈活性差,往往需要重新設(shè)計(jì)電路以滿足不同測(cè)試要求。為了提高測(cè)試系統(tǒng)的靈活性及電路復(fù)用性,設(shè)計(jì)了基于可配置FPGA軟核的測(cè)試系統(tǒng)。通過(guò)調(diào)用并修改可移植軟核,以實(shí)現(xiàn)系統(tǒng)的快速設(shè)計(jì),通過(guò)靈活設(shè)置測(cè)試參數(shù)完成不同測(cè)試任務(wù)。對(duì)系統(tǒng)準(zhǔn)確性進(jìn)行了驗(yàn)證,應(yīng)用到靜爆試驗(yàn)中,有效獲得了壓力數(shù)據(jù)。
- 關(guān)鍵字: FPGA 軟核 沖擊波 存儲(chǔ)測(cè)試
基于CPLD/FPGA的VHDL語(yǔ)言電路優(yōu)化設(shè)計(jì)
- 杜志傳,鄭建立(上海理工大學(xué) 醫(yī)療器械與食品學(xué)院 上海 200093)0 引 言VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)
- 關(guān)鍵字: VHDL CPLD/FPGA 電路設(shè)計(jì) 優(yōu)化
dsp+fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473