首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

基于BF533和FPGA的雷達信號模擬器設計實現(xiàn)

  • 隨著軍事技術(shù)的高速發(fā)展,現(xiàn)代雷達系統(tǒng)面臨著嚴峻的挑戰(zhàn)。為適應新形勢,在現(xiàn)代數(shù)字信號處理技術(shù)和數(shù)字計算機高速發(fā)展的基礎上,計算機仿真技術(shù)得到廣泛應用,這也促使雷達信號模擬技術(shù)快速發(fā)展。雷達信號模擬器是現(xiàn)
  • 關鍵字: 雷達信號模擬器  DSP  FPGA  數(shù)字頻率合成  

JESD204B轉(zhuǎn)換器內(nèi)確定性延遲解密

  • 對于需要一系列同步模數(shù)轉(zhuǎn)換器(ADC)的高速信號采樣和處理應用,轉(zhuǎn)換器具有去相位偏移和匹配延遲變化的能力至關重要。圍繞該特性展開的系統(tǒng)設計極為關鍵,因為從模擬采樣點到處理模塊之間的任何延遲失配都會使性能下
  • 關鍵字: JESD204B    ADC    FPGA  

基于FPGA的串并集合排序在雷達系統(tǒng)中的應用

  • 在雷達抗干擾處理以及空時二維處理過程中數(shù)據(jù)排序?qū)⒈夭豢擅?,在傳統(tǒng)的DSP、CPU等常規(guī)軟件排序已經(jīng)不能夠滿足雷達系統(tǒng)實時性要求,使用 FPGA排序的趨勢將勢不可當。FPGA由于具有較高的并行處理能力,目前已成為雷達陣列信號處理中的主流處理器件。
  • 關鍵字: 排序  FPGA  并行  串行  

基于FPGA非正弦波形發(fā)生器的電路設計

  • 隨著直流輸電技術(shù)的應用發(fā)展,高壓電纜線路和補償電容的增多,電力系統(tǒng)中的諧波分量將大大增加,它給電力設備和弱電系統(tǒng)帶來了諧波污染,并且電力電子裝置的日益增多,使電網(wǎng)中的高次諧波愈來愈嚴重。因此,檢驗諧波控制設備的性能,或者測試負載設備在收到擾動時的工作情況等,需要一些專門的諧波發(fā)生器來產(chǎn)生所需的諧波。
  • 關鍵字: 非正弦波形發(fā)生器  FPGA  LPM  DA9708  

DSP編程技巧之答疑解惑

  • 雖然可用的存儲空間看起來比section的長度要大,但是鏈接器為何提示“placement fails for object”?
  • 關鍵字: DSP  編程技巧  解惑  

用微控制器或DSP電路控制開機/關機功能

  • 在許多設備中,一個開/關按鍵可開啟或關斷電源。一般情況下,不管微控制器或 DSP 電路正在處理的是處理功能還是負載,在按下按鍵時,系統(tǒng)都會關斷。圖 1所示的小型電路可用來使微控制器或 DSP 電路控制這一開/關功
  • 關鍵字: 微控制器  DSP  控制開機  

基于ARM的嵌入式系統(tǒng)從串配置FPGA的實現(xiàn)

  • ARM(Advanced RISC Machines)既可以認為是一個公司,也可以認為是對一類微處理器的統(tǒng)稱,還可以認為是一項技術(shù)。基于ARM技術(shù)的微處理器應用約占據(jù)了32位 RISC微處理器75%以上的市場份額,ARM技術(shù)正在逐步滲入到人們生活的各個方面。
  • 關鍵字: ARM  嵌入式  FPGA  從串配置  

關于DSP編程的幾個關鍵問題

  • 在實際通信應用中,一個突發(fā)之后,程序必須為下一個突發(fā)作準備。因此一般采用串口的DMA多幀方式進行發(fā)送,在中斷處理程序中或停止發(fā)送或加載數(shù)據(jù)
  • 關鍵字: DSP  編程  中斷處理  

基于Verilog的多路相干DDS信號源設計

  • 摘要:傳統(tǒng)的多路同步信號源常采用單片機搭載多片專用DDS芯片配合實現(xiàn)。該技術(shù)實現(xiàn)復雜,且在要求各路同步相干可控時難以實現(xiàn)。本文在介紹了DDS原理的基礎上,給出了用Verilog_HDL語言實現(xiàn)相干多路DDS的工作原理、設
  • 關鍵字: DDS  現(xiàn)場可編程門陣列(FPGA)  相位累加器  Verilog_HDL  

點陣式在線激光打碼技術(shù)的應用研究

  • 點陣式在線激光打碼技術(shù)能實現(xiàn)高速高精度在線編碼,代表了當前在線編碼技術(shù)的最新發(fā)展方向,能為企業(yè)提供高效可行的產(chǎn)品編碼解決方案。本文主要對點陣式在線激光打碼技術(shù)的應用進行了深入研究。1點陣式在線激光打碼技
  • 關鍵字: 激光打碼技術(shù)  點陣式  DSP  

步進電機控制,專用ASIC芯片方案與通用芯片方案對比

  • 步進電機廣泛應用于對精度要求比較高的運動控制系統(tǒng)中。在步進電機驅(qū)動器的關鍵技術(shù)研究中提到步進電機的性能在很大程度上取決于所用的驅(qū)動器,改善驅(qū)動器的性能,可以顯著地提高步進電機的性能,因此研制高性能的步
  • 關鍵字: 驅(qū)動器   專用芯片   FPGA   通用芯片   PLD GAL   步進電機控制  

FPGA組成、工作原理和開發(fā)流程

  • 1. FPGA概述FPGA是英文Field Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現(xiàn)的,既解決
  • 關鍵字: FPGA  工作原理  開發(fā)流程  

基于FPGA的步進電機優(yōu)化控制

  • 摘要:隨著控制技術(shù)以及步進電機(Stepper Motor)的發(fā)展,現(xiàn)代工業(yè)的許多領域?qū)Σ竭M電機的需求也越來越大。但是傳統(tǒng)的步進電機控制系統(tǒng)多以單片機等微處理器為基礎,往往具有控制電路體積大、控制效率低、穩(wěn)定性差等
  • 關鍵字: 步進電機  控制系統(tǒng)  FPGA  細分原理  PWM控制技術(shù)  

DSP硬件設計的幾個注意事項

  • 數(shù)字信號處理芯片(DSP) 具有高性能的CPU(時鐘性能超過100MHZ)和高速先進外圍設備,通過CMOS處理技術(shù),DSP芯片的功耗越來越低。這些巨大的進步增加了DSP電路板設計的復雜性,并且同簡單的數(shù)字電路設計相比較,面臨更多相似的問題。
  • 關鍵字: DSP  CPU  CMOS  功耗  

基于STM32和FPGA的CAN總線運動控制器的設計

  • 運用低功耗COrtex—M3微控制器STM32F103VBT6和FPGA芯片設計一種基于CAN總線的運動控制器。介紹系統(tǒng)的體系結(jié)構(gòu)、主要硬件設計和軟件結(jié)構(gòu)。利用FPGA高速處理能力實現(xiàn)控制算法,與外界通信采用STM32和CAN總線技術(shù),系統(tǒng)穩(wěn)定可靠,另外,將設計好的FPGA程序或是C程序進行封裝,系統(tǒng)的可移植性強。
  • 關鍵字: STM32  FPGA  CAN總線  運動控制  
共9872條 123/659 |‹ « 121 122 123 124 125 126 127 128 129 130 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

DSP+FPGA    樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473