首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> dsp+fpga

于匯聚式處理器的生物認(rèn)證系統(tǒng)設(shè)計(jì)

  • 在實(shí)際應(yīng)用中,幾乎所有的生物認(rèn)證技術(shù)均通過(guò)以下步驟實(shí)現(xiàn):傳感器采集原始生物特征數(shù)據(jù);處理采集數(shù)據(jù),完成特征提取,形成代表目標(biāo)對(duì)象的特征集;模式匹配,將提取的特征集與數(shù)據(jù)庫(kù)中保存的模板進(jìn)行對(duì)比;判斷程
  • 關(guān)鍵字: ADI  微處理器  DSP  

張輝:基于FPGA實(shí)現(xiàn)低成本、小體積PET系統(tǒng)

  • 4月26日,中國(guó)國(guó)際醫(yī)療電子技術(shù)大會(huì)(CMET2011)第三站在北京國(guó)家會(huì)議中心隆重召開(kāi)。清華大學(xué)醫(yī)學(xué)院生物醫(yī)學(xué)工程系張輝博士以“FPGA在醫(yī)學(xué)成像設(shè)備中的應(yīng)用”為題發(fā)表了精彩的演講,以下為演講摘錄。
  • 關(guān)鍵字: DSP  PET  FPGA  醫(yī)療成像  

多通道微量注射泵的設(shè)計(jì)實(shí)現(xiàn)方案

  • 微量注射泵是臨床醫(yī)療和生命科學(xué)研究中經(jīng)常使用的一種長(zhǎng)時(shí)間進(jìn)行微量注射的儀器,這種儀器主要應(yīng)用于動(dòng)靜脈輸液,輸血和精密化學(xué)實(shí)驗(yàn)。現(xiàn)今國(guó)內(nèi)外微量注射泵的主要問(wèn)題是精度不高。
  • 關(guān)鍵字: 微量注射泵  RS232  FPGA  

基于可編程片上系統(tǒng)的智能電子血壓計(jì)設(shè)計(jì)方案

  • 對(duì)以往電子血壓計(jì)的不足,介紹了一種基于可編程片上系統(tǒng)(SOPC)的智能電子血壓計(jì)的設(shè)計(jì),血壓測(cè)量的方法采用基于充氣過(guò)程的示波法。該系統(tǒng)采用Cyclone II系列低成本FPGA.
  • 關(guān)鍵字: SOPC  電子血壓計(jì)  FPGA  

北京公交GPS車(chē)輛監(jiān)控系統(tǒng)研究

  • 介紹了北京市公共交通總公司智能化調(diào)度指揮系統(tǒng)中的GPS車(chē)輛監(jiān)控系統(tǒng)的組成及其所采用的一些關(guān)鍵技術(shù):DGPS、組合定位、集群通信、電子地圖等,描述了系統(tǒng)中采用的具體工作方式:TDMA、專(zhuān)用信道、廣播同步等,闡述了硬件設(shè)計(jì)及實(shí)現(xiàn)中的FPGA技術(shù)。最后說(shuō)明了系統(tǒng)的應(yīng)用環(huán)境。
  • 關(guān)鍵字: 車(chē)輛監(jiān)控系統(tǒng)  GPS  FPGA  

基于ROK101007型藍(lán)牙模塊和TMS320C54x型DSP的家用醫(yī)療保健智能機(jī)器人設(shè)計(jì)

  • 數(shù)字化家庭是未來(lái)智能小區(qū)系統(tǒng)的基本單元。所謂“數(shù)字化家庭”就是基于家庭內(nèi)部網(wǎng)絡(luò)提供覆蓋整個(gè)家庭的智能化服務(wù),包括數(shù)據(jù)通信、家庭娛樂(lè)和信息家電控制功能。
  • 關(guān)鍵字: 藍(lán)牙模塊  DSP  

Xilinx一級(jí)代理:賽靈思半導(dǎo)體的優(yōu)勢(shì)

  •   Xilinx(賽靈思)是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷(xiāo)售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP核??蛻?hù)使用Xilinx及其合作伙伴的自動(dòng)化軟件工具和IP核對(duì)器件進(jìn)行編程,從而完成特定Xilinx(賽靈思)是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商?! ilinx研發(fā)、制造并銷(xiāo)售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP核。客戶(hù)使用Xilinx及其合作伙伴的自動(dòng)化軟件工具和IP核對(duì)器件進(jìn)行編程,從而完成特定的邏輯
  • 關(guān)鍵字: Xilinx  FPGA   

選擇正確的FPGA設(shè)計(jì)工具

  • 在綜合和仿真方面,EDA供應(yīng)商是公認(rèn)的專(zhuān)家;而在物理設(shè)計(jì)和硬件驗(yàn)證方面,只有FPGA廠商能設(shè)計(jì)和提供為芯片專(zhuān)門(mén)優(yōu)化的后端工具。我們的經(jīng)驗(yàn)是借助于領(lǐng)先EDA供應(yīng)商的專(zhuān)業(yè)技術(shù)使FPGA設(shè)計(jì)工具套件為用戶(hù)提供更高的價(jià)值。
  • 關(guān)鍵字: FPGA  EDA  

一種基于FPGA的可重構(gòu)密碼芯片的設(shè)計(jì)與實(shí)現(xiàn)

  • 目前,國(guó)內(nèi)外廣泛使用的密碼處理芯片大都是實(shí)現(xiàn)某種特定密碼算法的專(zhuān)用芯片,如MD5芯片、SHA-1芯片等。由于專(zhuān)用密碼芯片實(shí)現(xiàn)的密碼算法是確定的且不可更改的,因此難以滿(mǎn)足不同密碼用戶(hù)多層次的安全性需要。為克服這一缺陷,本文設(shè)計(jì)一種新型的密碼處理芯片——可重構(gòu)密碼芯片。
  • 關(guān)鍵字: SHA-1  SHA-224  SHA-256  可重構(gòu)密碼芯片  FPGA  

利用FPGA IP平臺(tái)引進(jìn)微控制器系統(tǒng)級(jí)芯片

  • 工業(yè)設(shè)計(jì)人員所面對(duì)的上市時(shí)間壓力從未如此巨大。不論是設(shè)計(jì)網(wǎng)絡(luò)接口、電機(jī)控制器、邏輯控制器、通信系統(tǒng)、或任何數(shù)以百計(jì)的工業(yè)應(yīng)用,F(xiàn)PGA結(jié)合種類(lèi)繁多的可用IP正成為工業(yè)設(shè)計(jì)的優(yōu)選方案。就上市時(shí)間、執(zhí)行的靈活性及未來(lái)的產(chǎn)品廢棄過(guò)時(shí)等因素而言,F(xiàn)PGA較ASSP和ASIC解決方案具有更多優(yōu)勢(shì)。
  • 關(guān)鍵字: 微控制器  IP平臺(tái)  FPGA  系統(tǒng)級(jí)芯片  

基于FPGA的8051微控制器接口實(shí)現(xiàn)

  • 本設(shè)計(jì)充分利用了Vertex器件的LUTs(Look-Up Tables)替代觸發(fā)器和基本門(mén)電路搭建乘法器和加法器這兩個(gè)顯著的結(jié)構(gòu)特點(diǎn),節(jié)省了大量的觸發(fā)器資源,增加了器件利用率、布通率,DLL的運(yùn)用降低了布線延遲,實(shí)現(xiàn)了通信的完全同步。筆者采用Xilinx公司的FPGA芯片自行設(shè)計(jì)了8051IP核與外圍設(shè)備的接口,完成了8051與外圍設(shè)備之間的通信功能,并且源代碼中的參數(shù)可調(diào),可作為IP軟核提供給8051開(kāi)發(fā)用戶(hù)。
  • 關(guān)鍵字: 微控制器  8051  FPGA  接口實(shí)現(xiàn)  

基于FPGA電火花加工脈沖電源設(shè)計(jì)

  • 本文在EDM機(jī)理與嵌入式技術(shù)領(lǐng)域最新研究成果的基礎(chǔ)上,針對(duì)目前微細(xì)EDM加工中電源的研究現(xiàn)狀,提出了一種新型的智能型EDM脈沖電源,該電源的脈間精度可以達(dá)到0.2μs,是一般的分立軟件和集成電路所不能達(dá)到的,脈寬,脈間的大小可參數(shù)話,這些設(shè)置都是在軟件中進(jìn)行,并且采用FPGA設(shè)計(jì)具有可進(jìn)行更新,保密性好。
  • 關(guān)鍵字: 電火花  脈沖電源  FPGA  

如何采用SystemVerilog來(lái)改善基于FPGA的ASIC原型

  • ASIC在解決高性能復(fù)雜設(shè)計(jì)概念方面提供了一種解決方案,但是ASIC也是高投資風(fēng)險(xiǎn)的,如90nm ASIC/SoC設(shè)計(jì)大約需要2000萬(wàn)美元開(kāi)發(fā)成本.為了降低成本,現(xiàn)在可采用FPGA來(lái)實(shí)現(xiàn)ASIC.但是,但ASIC集成度較大時(shí),需要幾個(gè)FPGA來(lái)實(shí)現(xiàn),這就需要考慮如何來(lái)連接ASIC設(shè)計(jì)中所有的邏輯區(qū)塊.采用SystemVerilog,可以簡(jiǎn)化這一問(wèn)題.
  • 關(guān)鍵字: SystemVerilog  ASIC  FPGA  

基于FPGA技術(shù)的IDE硬盤(pán)接口的設(shè)計(jì)

  • 本文介紹了一種基于FPGA技術(shù)的IDE硬盤(pán)接口的設(shè)計(jì)。該卡提供兩個(gè)符合ATA-6規(guī)范的接口,采用FPGA實(shí)現(xiàn)了兩套IDE接口功能,設(shè)計(jì)支持PIO和Ultra DMA傳輸模式,文章側(cè)重于介紹用FPGA實(shí)現(xiàn)IDE接口協(xié)議的具體方法。
  • 關(guān)鍵字: 硬盤(pán)  IDE接口  FPGA  

基于FPGA的視頻傳輸流發(fā)送系統(tǒng)設(shè)計(jì)

  • 在目前的廣播電視系統(tǒng)中ASI接口是使用非常廣泛的一種接口形式,該接口隨同SPI一起被歐洲電信標(biāo)準(zhǔn)化協(xié)會(huì)(ETSI)制訂,以使不同廠家生產(chǎn)的MPEG2單元可以方便地進(jìn)行互聯(lián)。本設(shè)計(jì)方案以FPGA為核心器件,制作出了SPI-ASI接口轉(zhuǎn)換器。這套方案成本較低,利用FPGA的可編程性,硬件的升級(jí)較容易。
  • 關(guān)鍵字: 視頻傳輸流  編碼模塊  FPGA  FIFO模塊  
共9872條 69/659 |‹ « 67 68 69 70 71 72 73 74 75 76 » ›|

dsp+fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

DSP+FPGA    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473