EEPW首頁(yè) >>
主題列表 >>
dsp+fpga
dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區(qū)
針對(duì)微控制器應(yīng)用的FPGA實(shí)現(xiàn)
- 當(dāng)你打開(kāi)任何智能電子設(shè)備(從老式的電視遙控器到全球定位系統(tǒng)),會(huì)發(fā)現(xiàn)幾乎所有的設(shè)備都至少采用了一個(gè)微控制器(MCU),很多設(shè)備里還會(huì)有多個(gè)微控制器。MCU往往被用于專用的終端產(chǎn)品或設(shè)備中,它能夠很好地完成特殊任務(wù)。另一方面,PC的大腦,即微處理器被設(shè)計(jì)用于實(shí)現(xiàn)許多通用的功能。微控制器可用于降低成本,加固工業(yè)和自動(dòng)化應(yīng)用,將其嵌入FPGA中時(shí),還可以通過(guò)重新編程迅速改變功能。這種靈活性使得單個(gè)設(shè)備可應(yīng)用于接口標(biāo)準(zhǔn)不同的多個(gè)市場(chǎng)。
- 關(guān)鍵字: 微控制器 SRAM FPGA
基于FPGA的高速數(shù)字隔離型串行ADC及其工程應(yīng)用
- 目前,逆變器在很多領(lǐng)域有著越來(lái)越廣泛地應(yīng)用。對(duì)逆變器的研究具有十分重要的意義和廣闊的工程應(yīng)用前景。常見(jiàn)逆變技術(shù)的控制方法大致分為開(kāi)環(huán)控制的載波調(diào)制方法和閉環(huán)控制的跟蹤控制方法。跟蹤控制方法屬于閉環(huán)控制,閉環(huán)反饋中的檢測(cè)環(huán)節(jié)需要與高壓主電路相互隔離,避免高壓側(cè)電磁噪聲對(duì)控制電路的竄擾。高性能的跟蹤型逆變器對(duì)反饋量的實(shí)時(shí)性要求很高,因此要求反饋環(huán)節(jié)具有高速隔離傳輸模擬信號(hào)的能力。
- 關(guān)鍵字: 數(shù)字隔離型 串行ADC FPGA 工程應(yīng)用
基于FPGA的USB側(cè)音測(cè)距信號(hào)發(fā)生器設(shè)計(jì)
- 隨著我國(guó)航天技術(shù)的不斷進(jìn)步,深空測(cè)距技術(shù)受到越來(lái)越多的關(guān)注。在深空測(cè)距系統(tǒng)中,中頻信號(hào)發(fā)生器對(duì)系統(tǒng)性能有著重要的意義。在USB(統(tǒng)一S頻段)系統(tǒng)中,原有的模擬電路實(shí)現(xiàn)的發(fā)射模塊存在性能不完善、輸入動(dòng)態(tài)范圍小、可控性能差、不能適應(yīng)中心頻率大范圍變化、體積大等問(wèn)題,為了解決上述問(wèn)題,可在一個(gè)標(biāo)準(zhǔn)化通用數(shù)字調(diào)制信號(hào)發(fā)生器的平臺(tái)上,通過(guò)外圍的控制電路,實(shí)現(xiàn)對(duì)載波中心頻率、輸出功率、調(diào)相指數(shù)、測(cè)距音通/斷控制等參數(shù)的改變。
- 關(guān)鍵字: PLD USB 測(cè)距 D/A FPGA
FPGA系列相關(guān)圖書(shū)介紹
- FPGA系列相關(guān)圖書(shū)介紹
- 關(guān)鍵字: VHDL FPGA CPLD AltiumDesign XilinxISE
基于FPGA的視頻監(jiān)控系統(tǒng)中多畫(huà)面處理器的設(shè)計(jì)
- 近年來(lái),隨著視頻監(jiān)控系統(tǒng)在各個(gè)領(lǐng)域的廣泛應(yīng)用,作為視頻監(jiān)近系統(tǒng)組成之一的多畫(huà)面處理器的應(yīng)用也愈來(lái)愈普遍。如使用一臺(tái)九畫(huà)面處理器,則可在一臺(tái)監(jiān)視器上同時(shí)監(jiān)控9個(gè)目標(biāo),只需使用一臺(tái)錄像機(jī)便可對(duì)9路視頻信號(hào)同時(shí)實(shí)時(shí)錄像。目前多畫(huà)面處理器有黑白/彩色四、九、十六畫(huà)面處理器等6種類型。一般說(shuō)來(lái),多畫(huà)面處理器除了有畫(huà)面分割功能外,還須有視頻信號(hào)切換及報(bào)警功能。
- 關(guān)鍵字: 處理器 FPGA 多畫(huà)面 單片機(jī) 視頻監(jiān)控 設(shè)計(jì)
可編程邏輯器件設(shè)計(jì)技巧
- 可編程邏輯器件設(shè)計(jì)技巧
- 關(guān)鍵字: 可編程邏輯器件 設(shè)計(jì)技巧 FPGA PLD
基于FPGA滑動(dòng)相關(guān)法偽碼捕獲的實(shí)現(xiàn)
- 對(duì)于碼分多址的擴(kuò)頻通信方式而言,只有當(dāng)接收端本地偽碼與發(fā)端偽碼處于相同相位狀態(tài)時(shí),有用的信息才能被解出。因此,擴(kuò)頻序列相位的捕獲與跟蹤是擴(kuò)頻通信系統(tǒng)的關(guān)鍵,而偽碼序列相位的捕獲尤為重要。滑動(dòng)相關(guān)法是常用的方法之一。擴(kuò)頻通信系統(tǒng)要求實(shí)時(shí)性,以及較高的數(shù)據(jù)處理速度,這正是FPGA的優(yōu)勢(shì)。所以在擴(kuò)頻通信系統(tǒng)中,大量應(yīng)用FPGA芯片作為前級(jí)處理芯片。
- 關(guān)鍵字: 擴(kuò)頻通信 多址 FPGA 滑動(dòng)相關(guān)法
FPGA開(kāi)發(fā)板快速教程(一)
- FPGA在復(fù)雜邏輯電路以及數(shù)字信號(hào)處理領(lǐng)域中扮演者越來(lái)越重要的角色,SOC(片上系統(tǒng))以其低功耗,高性能,低成本,高可靠性等優(yōu)點(diǎn)成為嵌入式系統(tǒng)的發(fā)展趨勢(shì)。作為一個(gè)簡(jiǎn)明的教程,主要宗旨是讓初學(xué)者快速地了解FPGA/SOPC(可編程片上系統(tǒng))開(kāi)發(fā)的流程。目前IT技術(shù)的發(fā)展可以說(shuō)是一日千里,以本人的觀點(diǎn)來(lái)講,如果希望在電子設(shè)計(jì)領(lǐng)域有所作為,則必須具備快速掌握新技術(shù)的能力。
- 關(guān)鍵字: SOPC FPGA 快速教程 開(kāi)發(fā)板
基于FPGA的數(shù)字式心率計(jì)的設(shè)計(jì)實(shí)現(xiàn)
- 心率計(jì)是常用的醫(yī)學(xué)檢查設(shè)備,實(shí)時(shí)準(zhǔn)確的心率測(cè)量在病人監(jiān)控、臨床治療及體育競(jìng)賽等方面都有著廣泛的應(yīng)用。心率測(cè)量包括瞬時(shí)心率測(cè)量和平均心率測(cè)量。瞬時(shí)心率不僅能夠反映心率的快慢。同時(shí)能反映心率是否勻齊;平均心率雖只能反映心率的快慢,但記錄方便,因此這兩個(gè)參數(shù)在測(cè)量時(shí)都是必要的。
- 關(guān)鍵字: VHDL 數(shù)字式 FPGA 心率計(jì) 設(shè)計(jì)
FPGA在無(wú)線網(wǎng)絡(luò)覆蓋優(yōu)化中的應(yīng)用
- Altera提供的FPGA具有豐富的邏輯,存儲(chǔ)器,I/O和DSP資源,另外豐富的IP核能夠幫助快速實(shí)現(xiàn)無(wú)線覆蓋優(yōu)化系統(tǒng)。本文主要探討移動(dòng)通信直放站和遠(yuǎn)端射頻單元RRU的特點(diǎn),以及Altera的FPGA是如何幫助實(shí)現(xiàn)無(wú)線覆蓋優(yōu)化應(yīng)用的。
- 關(guān)鍵字: 無(wú)線網(wǎng)絡(luò) 覆蓋優(yōu)化 FPGA 應(yīng)用
LabVIEW FPGA代碼模塊設(shè)計(jì)(IP核)
- 對(duì)于利用LabVIEW FPGA實(shí)現(xiàn)RIO目標(biāo)平臺(tái)上的定制硬件的工程師與開(kāi)發(fā)人員,他們可以很容易地利用所推薦的組件設(shè)計(jì)構(gòu)建適合其應(yīng)用的、可復(fù)用且可擴(kuò)展的代碼模塊。基于已經(jīng)驗(yàn)證的設(shè)計(jì)進(jìn)行代碼模塊開(kāi)發(fā),將使現(xiàn)有IP在未來(lái)應(yīng)用中得到更好的復(fù)用,也可以使在不同開(kāi)發(fā)人員和內(nèi)部組織之間進(jìn)行共享和交換的代碼更好服用。
- 關(guān)鍵字: LabVIEW 代碼模塊 FPGA IP核
DSP的特點(diǎn)、發(fā)展趨勢(shì)與應(yīng)用詳談
- 數(shù)字化技術(shù)正在極大地改變著我們的生活和體驗(yàn)。作為數(shù)字化技術(shù)的基石,數(shù)字信號(hào)處理(DSP)技術(shù)已經(jīng)、正在、并且還將在其中扮演一個(gè)不可或缺的角色。DSP的核心是算法與實(shí)現(xiàn),越來(lái)越多的人正在認(rèn)識(shí)、熟悉和使用它。因此,理性地評(píng)價(jià)DSP器件的優(yōu)缺點(diǎn),及時(shí)了解DSP的現(xiàn)狀以及發(fā)展趨勢(shì),正確使用DSP芯片,才有可能真正發(fā)揮出DSP的作用。
- 關(guān)鍵字: DSP; 發(fā)展趨勢(shì)
Virtex-II系列應(yīng)用指南
- 本應(yīng)用指南闡述了如何設(shè)計(jì)面向 Virtex?芯片的功率分配系統(tǒng)。涵蓋了功率分配系統(tǒng)和旁路電容或去耦電容的基本原理。文中介紹了設(shè)計(jì)和驗(yàn)證功率分配系統(tǒng)的具體步驟和過(guò)程。最后一個(gè)部分討論了產(chǎn)生電源噪聲的其他原因,并提出了解決方案。
- 關(guān)鍵字: Virtex-II系列 應(yīng)用指南 FPGA
基于FPGA的通用開(kāi)關(guān)電源控制器硬件模擬開(kāi)發(fā)平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn)
- 隨著電力電子技術(shù)的發(fā)展,離線開(kāi)關(guān)電源在人們的日常生活中得到了日益廣泛的應(yīng)用。在開(kāi)關(guān)電源領(lǐng)域,各大半導(dǎo)體廠商對(duì)開(kāi)關(guān)電源控制芯片的競(jìng)爭(zhēng)也日趨激烈。因此,縮短控制芯片的開(kāi)發(fā)周期及新產(chǎn)品的上市時(shí)間,是提高其競(jìng)爭(zhēng)力的關(guān)鍵因素。
- 關(guān)鍵字: 電源控制 離線開(kāi)關(guān)電源 FPGA
dsp+fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473