fpga-ask 文章 進(jìn)入fpga-ask技術(shù)社區(qū)
基于FPGA的數(shù)字分頻器設(shè)計
- 1. 概述 隨著集成電路技術(shù)的快速發(fā)展,半導(dǎo)體存儲、微處理器等相關(guān)技術(shù)的發(fā)展得到了飛速發(fā)展。FPGA以其可靠性強(qiáng)、運行快、并行性等特點在電子設(shè)計中具有廣泛的意義。作為一種可編程邏輯器件,F(xiàn)PGA在短短二十年中從電子設(shè)計的外圍器件逐漸演變?yōu)閿?shù)字系統(tǒng)的核心。伴隨著半導(dǎo)體工藝技術(shù)的進(jìn)步,F(xiàn)PGA器件的設(shè)計技術(shù)取得了飛躍發(fā)展及突破?! 》诸l器通常用來對某個給定的時鐘頻率進(jìn)行分頻,以得到所需的時鐘頻率。在設(shè)計數(shù)字電路中會經(jīng)常用到多種不同頻率的時鐘脈沖,一般采用由一個固定的晶振時鐘頻率來產(chǎn)生所需要的不
- 關(guān)鍵字: FPGA 數(shù)字分頻器
FPGA滿足多可穿戴設(shè)備高級并行處理能力需求
- 現(xiàn)有的可穿戴設(shè)備大部分都是智能手表或健康手環(huán)。這些應(yīng)用本質(zhì)上并不“智能”,而是對智能手機(jī)的擴(kuò)展,用于輕松訪問副屏和/或進(jìn)行低速和低功耗生理體征測量,如計步器和心率測量等。隨著語音、AR和AI技術(shù)的發(fā)展,我們將會看到更多更加智能的可穿戴設(shè)備,涵蓋語音控制的智能耳機(jī)到可以進(jìn)行空間、手勢和目標(biāo)識別的AR眼鏡。這些全新的應(yīng)用,特別是涉及到空間測量(例如音頻波束形成或AR手勢檢測)時,需要實時工作的低功耗傳感器中心來同時捕捉和處理來自傳感器陣列的數(shù)據(jù)。與其他應(yīng)用處理器、MCU和DSP相比,萊迪思FPGA能夠提供靈活
- 關(guān)鍵字: 可穿戴 FPGA 萊迪思
英特爾借由投入FPGA推動機(jī)器學(xué)習(xí)與AI
- 自從機(jī)器學(xué)習(xí)(machinelearning;ML)與人工智能(AI)在近期受到歡迎后,包括英特爾(Intel)等科技大廠也積極抓緊機(jī)會投入開發(fā)相關(guān)領(lǐng)域。該公司高層日前也表示,英特爾正利用現(xiàn)場可編程閘陣列(FPGA)技術(shù),提供ML或AI的解決方案。據(jù)NewElectronics報導(dǎo),為了搶搭ML與AI風(fēng)潮,英特爾透過收購與內(nèi)部發(fā)展打造解決方案。英特爾的可編程系統(tǒng)事業(yè)群(ProgrammableSystemsGroup;PSG)前身為Altera,AI產(chǎn)品專家BillJenkins表示,PSG專注在機(jī)器
- 關(guān)鍵字: 英特爾 FPGA
基于FPGA與AD5422的PLC模擬量擴(kuò)展單元的設(shè)計
- 本文設(shè)計了一種以FPGA為核心,基于AD5422實現(xiàn)多路高精度輸出的PLC模擬量擴(kuò)展單元模塊。設(shè)計先對現(xiàn)有的方案進(jìn)行了分析和討論,之后對FPGA內(nèi)部相關(guān)處理機(jī)制和實現(xiàn)方案做了詳盡的論述,經(jīng)過仿真和測試驗證了設(shè)計的可行性。相比于傳統(tǒng)的模擬量擴(kuò)展單元模塊,本系統(tǒng)具有處理速度快、方便、靈活,電路精簡,抗干擾能力強(qiáng)等優(yōu)點。
- 關(guān)鍵字: FPGA AD5422 串行外設(shè)接口 201709
基于FPGA的猝發(fā)式直擴(kuò)載波同步技術(shù)研究與實現(xiàn)
- 在高動態(tài)環(huán)境中,由于載波多普勒頻移和收發(fā)端時鐘漂移等因素的存在,直擴(kuò)接收機(jī)必須通過載波同步才能在接收端消除頻差并重構(gòu)載波相位,以實現(xiàn)相干解調(diào)。在傳統(tǒng)的載波同步技術(shù)中,鎖頻環(huán)具有較大的捕獲帶寬但頻率跟蹤精度相對較低;鎖相環(huán)雖然具有較高的跟蹤精度卻受到捕獲帶寬的限制。在同步時間要求不高的通信系統(tǒng)中,可以采用鎖頻環(huán)與鎖相環(huán)級聯(lián)的載波同步方法,使接收機(jī)既能承受環(huán)路帶寬與動態(tài)性能之間的折中,又同時滿足跟蹤精度和一定動態(tài)性能。但本文所涉及的短時猝發(fā)式擴(kuò)頻通信系統(tǒng)要求更大的捕獲帶寬(±30kHz),且導(dǎo)頻符號僅為2
- 關(guān)鍵字: FPGA 載波同步
FPGA設(shè)計經(jīng)驗之邊沿檢測
- 在同步電路設(shè)計中,邊沿檢測是必不可少的! 例如:在一個時鐘頻率16MHz的同步串行總線接收電路里,串行總線波特率為1Mbps。在串行總線的發(fā)送端是在同步時鐘(1MHz)的上升沿輸出數(shù)據(jù),在接收端在同步時鐘的下降沿對輸入數(shù)據(jù)進(jìn)行接收采樣。在這個接收電路里檢測同步時鐘的下降沿是必不可少的。假設(shè)主時鐘-clk,同步時鐘-rck,同步數(shù)據(jù)-data?! ∮行┤嗽谶呇貦z測的時候就喜歡這樣做: 但是大家忽略了一種情況,就是clk與rck之間比沒有必然的同步關(guān)系,當(dāng)r
- 關(guān)鍵字: FPGA 邊沿檢測
Achronix開設(shè)上海代表處以支持大中華地區(qū)對其FPGA產(chǎn)品的強(qiáng)勁需求
- Achronix今日宣布其已在上海開設(shè)新的辦公室,以組建由工程與技術(shù)支持專業(yè)人員組成的本地團(tuán)隊。新辦公室的這支團(tuán)隊將與Achronix在全球其他地點的團(tuán)隊密切合作,為大中華地區(qū)的客戶提供支持。該辦公室位于上海張江高科技園區(qū)長泰廣場,所在區(qū)域為我國集成電路產(chǎn)業(yè)中心之一?! chronix在2017年的營業(yè)收入將比上年增長700%,使其成為2017年成長最快的半導(dǎo)體公司之一;其快速增長的營業(yè)收入得益于客戶對最高性能、低功耗、可編程的基于FPGA的硬件加速解決方案的強(qiáng)勁需求。這些需求來自于諸如軟件定義網(wǎng)絡(luò)
- 關(guān)鍵字: Achronix FPGA
基于Verilog語言的等精度頻率計設(shè)計
- 引言 傳統(tǒng)測量頻率的方法主要有直接測量法、分頻測量法、測周法等,這些方法往往只適用于測量一段頻率,當(dāng)被測信號的頻率發(fā)生變化時,測量的精度就會下降。本文提出一種基于等精度原理的測量頻率的方法,在整個頻率測量過程中都能達(dá)到相同的測量精度,而與被測信號的頻率變化無關(guān)。本文利用FPGA(現(xiàn)場可編程門陣列)的高速數(shù)據(jù)處理能力,實現(xiàn)對被測信號的測量計數(shù);利用單片機(jī)的運算和控制能力,實現(xiàn)對頻率、周期、脈沖寬度的計算及顯示?! 〉染葴y量原理等精度測量的一個最大特點是測量的實際門控時間不是一個固定值,而
- 關(guān)鍵字: Verilog FPGA
基于FPGA自適應(yīng)數(shù)字頻率計的設(shè)計
- 在電子工程,資源勘探,儀器儀表等相關(guān)應(yīng)用中,頻率計是工程技術(shù)人員必不可少的測量工具。頻率測量也是電子測量技術(shù)中最基本最常見的測量之一。不少物理量的測量,如轉(zhuǎn)速、振動頻率等的測量都涉及到或可以轉(zhuǎn)化為頻率的測量。目前,市場上有各種多功能、高精度、高頻率的數(shù)字頻率計,但價格不菲。為適應(yīng)實際工作的需要,本文在簡述頻率測量的基本原理和方法的基礎(chǔ)上,提供一種基于FPGA的數(shù)字頻率計的設(shè)計和實現(xiàn)過程,本方案不但切實可行,而且具有成本低廉、小巧輕便、便于攜帶等特點?! ? 數(shù)字頻率測量原理和方法及本系統(tǒng)硬件
- 關(guān)鍵字: FPGA 數(shù)字頻率計
基于Verilog FPGA 流水燈設(shè)計
- 1 功能概述 流水廣告燈主要應(yīng)用于LED燈光控制。通過程序控制LED的亮和滅, 多個LED燈組成一個陣列,依次逐個點亮的時候像流水一樣,所以叫流水燈。由于其形成美觀大方的視覺效果,因此廣泛應(yīng)用于店鋪招牌、廣告、大型建筑夜間裝飾、景觀裝飾等?! ≡贔PGA電路設(shè)計中,盡管流水燈的設(shè)計屬于比較簡單的入門級應(yīng)用,但是其運用到的方法,是FPGA設(shè)計中最核心和最常用部分之一,是FPGA設(shè)計必須牢固掌握的基礎(chǔ)知識。從這一步開始,形成良好的設(shè)計習(xí)慣,寫出整潔簡潔的代碼,對于FPGA設(shè)計師來說至
- 關(guān)鍵字: Verilog FPGA
高云半導(dǎo)體小蜜蜂家族GW1N系列新增兩款非易失性FPGA芯片成員
- 廣東高云半導(dǎo)體科技股份有限公司(以下簡稱“高云半導(dǎo)體”)今日宣布:高云半導(dǎo)體小蜜蜂家族GW1N系列新增GW1N-9和GW1N-6兩款非易失性FPGA芯片成員,并開始向客戶提供工程樣片及開發(fā)板?! ∽鳛樾∶鄯浼易錑W1N系列成員,GW1N-9和GW1N-6繼承了GW1N系列的低功耗、高性能、多用戶I/O、用戶邏輯資源豐富,支持高速LVDS接口,支持可隨機(jī)訪問的用戶閃存模塊等特點;并在此基礎(chǔ)上,結(jié)合新的市場趨勢,創(chuàng)造性地集成了新的功能,使之成為全球首款集成了支持MIPI I3C和MIPI&nbs
- 關(guān)鍵字: 高云 FPGA
基于EDA技術(shù)的FPGA設(shè)計探究
- 集成電路技術(shù)和計算機(jī)技術(shù)的蓬勃發(fā)展。讓電子產(chǎn)品設(shè)計有了更好的應(yīng)用市場。實現(xiàn)方法也有了更多的選擇。傳統(tǒng)電子產(chǎn)品設(shè)計方案是一種基于電路板的設(shè)計方法。該方法需要選用大量的固定功能器件.然后通過這些器件的配合設(shè)計從而模擬電子產(chǎn)品的功能,其工作集中在器件的選用及電路板的設(shè)計上?! ‰S著計算機(jī)性價比的提高及可編程邏輯器件的出現(xiàn)。對傳統(tǒng)的數(shù)字電子系統(tǒng)設(shè)計方法進(jìn)行了解放性的革命?,F(xiàn)代電子系統(tǒng)設(shè)計方法是設(shè)計師自己設(shè)計芯片來實現(xiàn)電子系統(tǒng)的功能.將傳統(tǒng)的固件選用及電路板設(shè)計工作放在芯片設(shè)計中進(jìn)行。進(jìn)人新世紀(jì)電子產(chǎn)品設(shè)計系統(tǒng)
- 關(guān)鍵字: EDA FPGA
fpga-ask介紹
您好,目前還沒有人創(chuàng)建詞條fpga-ask!
歡迎您創(chuàng)建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473