首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-nios

基于FPGA的多模無線基站

  • 基于FPGA的多模無線基站,FPGA 類高性能可編程邏輯器件,正是多模無線基站的最佳構建平臺之一。Xilinx率先發(fā)布和量產(chǎn)的65nm平臺FPGA,則以大量先進技術和全新的設計有效增加了系統(tǒng)產(chǎn)品的生命周期并滿足了3G、LTE、IMT-Advanced等移動通信標準
  • 關鍵字: 基站  無線  多模  FPGA  基于  

基于FPGA的雙通道旋轉變壓器測角系統(tǒng)

  • 提出了一種基于FPGA的雙通道旋轉變壓器測角電路設計方案,通過FPGA來控制AD2S82A、AD2S80A的解碼和同步問題。同時用FPGA對轉換后數(shù)據(jù)進行誤差補償和組合,以及二進制角度值的轉換,提高了整個系統(tǒng)的集成度和可靠度。整個電路在Altium Designer 9.O設計環(huán)境下設計實現(xiàn)。采用Altera公司的EP2C35F484C6型FPGA芯片進行FPGA部分的仿真,實驗和仿真的結果很好地實現(xiàn)了該方案的設計功能,并滿足高精度、高速度轉換的設計要求。
  • 關鍵字: FPGA  雙通道  測角系統(tǒng)  旋轉變壓器    

基于FPGA的復數(shù)浮點協(xié)方差矩陣實現(xiàn)

  • 基于FPGA的協(xié)方差矩陣運算的實現(xiàn)大多采用的是定點計算方式,在運算過程中,存在數(shù)據(jù)處理動態(tài)范圍小,容易溢出,截斷誤差等問題。加之以空間譜估計為研究背景的協(xié)方差矩陣運算,大多得到的是針對特殊陣列模型的實對稱矩陣,不具備通用性。針對定點運算的不足和該運算的適用范圍,研究了浮點運算和復數(shù)運算的特點,提出了基于復數(shù)矢量的浮點協(xié)方差運算的FPGA實現(xiàn)方案。在Altera\stratix\EP1S20F780C7中的仿真和調(diào)試結果表明了該方案的有效性。
  • 關鍵字: FPGA  浮點  協(xié)方差矩陣    

基于FPGA的軟件無線電調(diào)制器設計與實現(xiàn)

  • 針對數(shù)字基帶信號的特點和通信系統(tǒng)中對數(shù)字信號傳輸?shù)囊?,研究一種基于FPGA的DSP技術和DDS技術的軟件無線電調(diào)制器的設計方法。在FPGA平臺上設計具有ASK,F(xiàn)SK,PSK和QAM調(diào)制功能的軟件無線電調(diào)制器。該系統(tǒng)具有可重復編程和動態(tài)重構的優(yōu)點,使系統(tǒng)易于修改和功能升級,靈活性強。
  • 關鍵字: FPGA  軟件無線電  制器設計    

FPGA全局時鐘資源相關原語及其使用

  • FPGA全局時鐘資源一般使用全銅層工藝實現(xiàn),并設計了專用時鐘緩沖與驅動結構,從而使全局時鐘到達芯片內(nèi)部的...
  • 關鍵字: FPGA  全局時鐘  BUFG  

基于FPGA及DDS技術的USM測試電源的設計

  • 超聲波電機的運轉需要一個兩相相差90°(或可調(diào))的高頻交流信號源。本方案采用DDS技術的設計思路,用VHDL硬件描述語言對FPGA器件編程產(chǎn)生了兩相四路高頻信號。該信號經(jīng)過驅動隔離電路施加于H橋逆變器中,在電感的平滑作用下,生成了滿足USM測試要求的可調(diào)頻、調(diào)相、調(diào)幅的兩相高頻交流信號源,成功地對USM45電機進行了驅動測試。該電路可用于研究超聲波電機的運行狀態(tài)的研究及獲取其最佳工作點參數(shù)。
  • 關鍵字: 測試  電源  設計  USM  技術  FPGA  DDS  基于  

基于DDS和FPGA技術的高動態(tài)擴頻信號源的研究

  • 提出一種基于DDS和FPGA技術的高動態(tài)擴頻仿真信號源的實現(xiàn)方案。采用了DDS技術的芯片AD9854和AD9850,能夠模擬多普勒頻移,實現(xiàn)高動態(tài)環(huán)境仿真。載波中心頻率變化范圍達到100kHz,變化率1.8kHz/s。
  • 關鍵字: FPGA  DDS  動態(tài)  擴頻    

一種基于FPGA的鎖相環(huán)位同步提取電路設計

  • 一般的位同步電路大多采用標準邏輯器件按傳統(tǒng)數(shù)字系統(tǒng)設計方法構成,具有功耗大,可靠性低的缺點。用FPGA設計電路具有很高的靈活性和可靠性,可以提高集成度和設計速度,增強系統(tǒng)的整體性能。本文給出了一種基于fpga的數(shù)字鎖相環(huán)位同步提取電路。
  • 關鍵字: FPGA  鎖相環(huán)  電路設計  位同步    

基于FPGA的數(shù)字脈沖壓縮系統(tǒng)實現(xiàn)

  • 針對采用線性調(diào)頻信號的寬帶雷達系統(tǒng),完成單通道高速數(shù)據(jù)采集和數(shù)字脈沖壓縮系統(tǒng)的工程實現(xiàn)。系統(tǒng)使用ADS5500完成14位、60 MSPS的數(shù)據(jù)采集,使用FPGA實現(xiàn)1 024點的數(shù)字脈沖壓縮。脈沖壓縮模塊采用快速傅里葉變換IP核進行設計,可以在脈沖壓縮的不同階段對其進行復用,分別完成FFT和IFFT運算,從而使硬件規(guī)模大大減少。系統(tǒng)采用塊浮點數(shù)據(jù)格式以提高動態(tài)范圍,同時減小截斷(或舍入)誤差對輸出信噪比的影響。
  • 關鍵字: FPGA  數(shù)字脈沖  壓縮系統(tǒng)    

中型組機器人運動控制系統(tǒng)的FPGA設計

  • 以RoboCup中型組足球機器人為實驗平臺,提出一種基于FPGA的全方位移動足球機器人運動控制系統(tǒng)的實現(xiàn)方法。首先分析和研究三輪全方位移動機器人的運動學特性,建立其運動控制模型,然后以FPGA為主要處理器,設計了PID速度閉環(huán)控制算法,實現(xiàn)了對機器人的精確控制。實驗發(fā)現(xiàn),該設計方法具有很好的實時性,能夠對全方位移動機器人進行快速、準確的控制。
  • 關鍵字: FPGA  設計  控制系統(tǒng)  運動  機器人  中型  

FPGA在PCI Express總線接口中的應用

  • 隨著高速數(shù)據(jù)采集設備傳輸帶寬的日益提高,開發(fā)者需要采用新的計算機總線進行數(shù)據(jù)傳輸。這里敘述了使用EP2SGX90系列FPGA完成PCI-Express協(xié)議轉換,多種DMA工作方式及相關寄存器的作用。以鏈式DMA傳輸方式為例,詳細介紹該傳輸方式下的寄存器設置及在驅動程序中的實現(xiàn)范例。實驗表明,用FPGA實現(xiàn)協(xié)議轉換,總線持續(xù)傳輸速率最高可以達到1.2 Gb/s,滿足大多數(shù)高速數(shù)據(jù)采集設備的要求。在此摒棄了采用專用總線接口芯片的傳統(tǒng)方法,將開發(fā)者的邏輯設計和總線協(xié)議轉換放到同一個FPGA芯片中,不但節(jié)省了硬件
  • 關鍵字: Express  FPGA  PCI  總線接口    

基于FPGA的SPI總線接口的實現(xiàn)

  • 在現(xiàn)代EDA外圍電子器件的接口中存在多種標準,已知的一些接口協(xié)議存在速度慢、協(xié)議復雜等問題。SPI總線是能夠克服上述缺點的一種外圍串行總線,其能很好地滿足要求。通過使用Lattice公司的FPGA芯片以及工程開發(fā)軟件,特別是在線邏輯分析儀這一先進的EDA工具,實現(xiàn)了基于FPGA的SPI接口的連接。將FPGA編程的靈活性和SPI總線的易用性結合,實現(xiàn)了FLASH的存取功能。同時也為同類型接口的芯片應用提供了一個原型,為進一步的工程設計提供了支持。
  • 關鍵字: FPGA  SPI  總線接口    

愛特公司發(fā)布SmartFusion FPGA馬達控制參考設計

  •   愛特公司(Actel Corporation)宣布提供面向馬達控制應用的SmartFusion™智能混合信號FPGA參考設計。這些靠單一SmartFusion器件中實現(xiàn)的參考設計詮釋了使用多種反饋方法的磁場定向控制(FOC),用于永磁同步馬達(permanent magnet synchronous motors, PMSM)。SmartFusion器件集成了一個FPGA、一個硬核ARM® Cortex™-M3微控制器和可編程模擬模塊,具有適合馬達控制應用的獨特性能,可
  • 關鍵字: 愛特   FPGA  馬達控制  

FPGA 28納米激戰(zhàn) 臺積電可望受惠

  •   可程序邏輯閘陣列芯片(FPGA)雙雄賽靈思(Xilinx)與阿爾特拉(Altera)先后推出28納米FPGA產(chǎn)品,不僅使FPGA市場戰(zhàn)火升溫,也讓晶圓代工市場激烈角逐,在Xilinx首度與臺積電攜手合作后,Altera在28納米產(chǎn)品的布局上亦相當積極,近期亦展示在28納米 FPGA平臺上的25-Gbps收發(fā)器,F(xiàn)PGA雙雄的激烈競賽,預料臺積電將成為最大受惠者。   Altera指出,在28納米FPGA中展示25-Gbps收發(fā)器,是收發(fā)器產(chǎn)品的里程碑,該芯片是Altera用于在28納米FPGA上,成
  • 關鍵字: 臺積電  FPGA  28納米  

基于FPGA的兩種DDS實現(xiàn)

  • 闡述了兩種DDS的原理,頻率合成方式(DDFS)和直讀方式(DDWS),給出了FPGA實現(xiàn)方式,分析了DDS的幾個關鍵的技術指標,并通過Matlab仿真。頻率合成方式是比較常用的DDS產(chǎn)生方式,對它做了詳細的原理性介紹和實現(xiàn)說明,重點通過仿真詳細對比了兩種實現(xiàn)方式在性能指標上的優(yōu)劣,為后人的選擇提供技術參考。
  • 關鍵字: FPGA  DDS    
共6484條 304/433 |‹ « 302 303 304 305 306 307 308 309 310 311 » ›|

fpga-nios介紹

您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473