首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga-nios

基于FPGA的伺服驅(qū)動(dòng)器分周比設(shè)計(jì)與實(shí)現(xiàn)

  • 引 言
    電動(dòng)機(jī)是各類數(shù)控機(jī)床的重要執(zhí)行部件。要實(shí)現(xiàn)對(duì)電動(dòng)機(jī)的精確位置控制,轉(zhuǎn)子的位置必須能夠被精確的檢測(cè)出來。光電編碼器是目前最常用的檢測(cè)器件。光電編碼器分為增量式、絕對(duì)式和混合式。其中,增量式以
  • 關(guān)鍵字: FPGA  伺服驅(qū)動(dòng)器    

基于FPGA的高速定點(diǎn)FFT算法的實(shí)現(xiàn)

  • 引 言
    快速傅里葉變換(FFT)作為計(jì)算和分析工具,在眾多學(xué)科領(lǐng)域(如信號(hào)處理、圖像處理、生物信息學(xué)、計(jì)算物理、應(yīng)用數(shù)學(xué)等)有著廣泛的應(yīng)用。在高速數(shù)字信號(hào)處理領(lǐng)域,如雷達(dá)信號(hào)處理,F(xiàn)FT的處理速度往往是整個(gè)系
  • 關(guān)鍵字: FPGA  FFT  定點(diǎn)  算法    

FPGA多接口功能在航姿計(jì)算機(jī)中的應(yīng)用

  • 引言
    捷聯(lián)慣導(dǎo)中的航姿計(jì)算機(jī)實(shí)現(xiàn)數(shù)字平臺(tái)導(dǎo)航,需要在復(fù)雜運(yùn)算的同時(shí)還能夠高速、準(zhǔn)確地完成多種傳感器測(cè)量數(shù)據(jù)的采集以及航姿結(jié)果和系統(tǒng)狀態(tài)的傳送。通常的做法都是用一片或多片 DSP芯片來完成,但是當(dāng)數(shù)據(jù)接口較
  • 關(guān)鍵字: FPGA  多接口  航姿  計(jì)算機(jī)    

利用XPS工具快速生成Virtex FPGA的板級(jí)支持包

  • 利用XPS工具快速生成Virtex FPGA的板級(jí)支持包,具有嵌入式處理器的平臺(tái)FPGA提供很大的靈活性、集成度和高性能。目前,在單個(gè)可編程邏輯器件中開發(fā)極其復(fù)雜且高度定制化的嵌入式系統(tǒng)已成為可能。隨著芯片性能的不斷增加,如何使設(shè)計(jì)方法始終高效、多產(chǎn),成為人們面
  • 關(guān)鍵字: 軟件  FPGA  支持  生成  快速  XPS  工具  利用  

基于CYGNAL單片機(jī)和FPGA的舞臺(tái)吊桿控制器的設(shè)計(jì)

  •  在舞臺(tái)機(jī)械設(shè)備中,吊桿起著重要的傷腦筋。在大型的影劇院,一場(chǎng)演出往往需要調(diào)動(dòng)大量的舞臺(tái)背景,有時(shí)要控制多達(dá)64路的吊桿同時(shí)動(dòng)作。操作人員要在現(xiàn)場(chǎng)不斷變換舞臺(tái)背景,控制室人員要不斷地和現(xiàn)場(chǎng)人員進(jìn)行協(xié)調(diào),
  • 關(guān)鍵字: CYGNAL  FPGA  單片機(jī)  控制器    

基于FPGA的高階QAM調(diào)制器的實(shí)現(xiàn)

  •   1 引 言   多電平正交幅度調(diào)制MQAM(Multilevel QuadratureAmplitude Modulation)是一種振幅和相位相結(jié)合的高階調(diào)制方式,具有較高的頻帶利用率和較好的功率利用率。因?yàn)閱为?dú)使甩振幅和相位攜帶信息時(shí),不能最充
  • 關(guān)鍵字: FPGA  QAM  調(diào)制器    

一種基于FPGA/DSP的靈巧干擾平臺(tái)設(shè)計(jì)與實(shí)現(xiàn)

  • 引 言
    目前,通信干擾的手段以信號(hào)大功率壓制為主,本質(zhì)上屬于物理層能量干擾,存在效費(fèi)比低,且容易暴露自身目標(biāo)等缺點(diǎn),而且隨著新的功率控制和信號(hào)處理技術(shù)的應(yīng)用,通信大功率壓制干擾手段的應(yīng)用遇到了瓶頸。
  • 關(guān)鍵字: FPGA  DSP  干擾  平臺(tái)設(shè)計(jì)    

基于數(shù)字移相的高精度脈寬測(cè)量系統(tǒng)及其FPGA實(shí)現(xiàn)

  •   在測(cè)量與儀器儀表領(lǐng)域,經(jīng)常需要對(duì)數(shù)字信號(hào)的脈沖寬度進(jìn)行測(cè)量.這種測(cè)量通常采用脈沖計(jì)數(shù)法,即在待測(cè)信號(hào)的高電平或低電平用一高頻時(shí)鐘脈沖進(jìn)行計(jì)數(shù),然后根據(jù)脈沖的個(gè)數(shù)計(jì)算待測(cè)信號(hào)寬度,如圖1所示.待測(cè)信號(hào)相對(duì)于
  • 關(guān)鍵字: FPGA  數(shù)字移相  高精度  測(cè)量系統(tǒng)    

基于FPGA的視頻監(jiān)控/安全系統(tǒng)實(shí)現(xiàn)解決方案

  • 視頻監(jiān)控和安全行業(yè)正在經(jīng)歷著一場(chǎng)巨大的變革,正在從傳統(tǒng)的模擬閉路電視攝像機(jī)向基于邏輯的數(shù)字?jǐn)z像機(jī)的方向...
  • 關(guān)鍵字: 視頻監(jiān)控  安全系統(tǒng)  FPGA  

FPGA在激光測(cè)距機(jī)電路檢測(cè)系統(tǒng)中的應(yīng)用

  • 引言
    針對(duì)部隊(duì)各類激光測(cè)距機(jī)的維修保障,我所研制出了一套便攜式激光測(cè)距機(jī)電路檢測(cè)儀,能實(shí)現(xiàn)對(duì) 85手持式、 88式、88對(duì)海式等五類激光測(cè)距機(jī)電路系統(tǒng)的快速檢測(cè)和維修指導(dǎo),極大地提高了維修效率。由于要完成對(duì)光
  • 關(guān)鍵字: FPGA  激光測(cè)距機(jī)  電路檢測(cè)  系統(tǒng)    

基于嵌入式微處理器和FPGA的高精度測(cè)頻設(shè)計(jì)

  • 基于嵌入式微處理器和FPGA的高精度測(cè)頻設(shè)計(jì), 引 言 本課題來源于一個(gè)無紙記錄儀的項(xiàng)目。在該項(xiàng)目中要求無紙記錄儀中有一路通道將工業(yè)現(xiàn)場(chǎng)采集到的頻率信號(hào)測(cè)量并顯示出來。 傳統(tǒng)的測(cè)頻系統(tǒng)大多采用單片機(jī)加邏輯器件構(gòu)成,而這類測(cè)頻系統(tǒng)存在測(cè)頻
  • 關(guān)鍵字: 高精度  設(shè)計(jì)  FPGA  微處理器  嵌入式  基于  

一種數(shù)字射頻存儲(chǔ)器的設(shè)計(jì)

  • 引 言
    現(xiàn)代電子戰(zhàn)孕育了DRFM的誕生,數(shù)字射頻存儲(chǔ)器是一種對(duì)射頻信號(hào)采樣、存儲(chǔ)、運(yùn)算然后轉(zhuǎn)發(fā)的電子部件。DRFM對(duì)樣本信息保存下來后,根據(jù)需要加入調(diào)制信息;再通過高速DAC轉(zhuǎn)發(fā)出去,實(shí)現(xiàn)對(duì)目標(biāo)的有效干擾。隨
  • 關(guān)鍵字: 設(shè)計(jì)  存儲(chǔ)器  射頻  數(shù)字  DRFM  FPGA  

基于DDS技術(shù)的動(dòng)態(tài)偏振控制器驅(qū)動(dòng)電路研究

  • 引 言
    偏振控制器是一種重要的光器件,在光纖通信和傳感領(lǐng)域都有著廣泛的應(yīng)用。在光纖通信系統(tǒng)中,準(zhǔn)確地控制光纖中的偏振態(tài),關(guān)系著系統(tǒng)的穩(wěn)定性和數(shù)據(jù)傳輸?shù)恼`碼率。然而在消偏型光纖陀螺中,準(zhǔn)確測(cè)量光的偏振
  • 關(guān)鍵字: 驅(qū)動(dòng)  電路  研究  控制器  動(dòng)態(tài)  DDS  技術(shù)  基于  FPGA  

在FPGA中實(shí)現(xiàn)源同步LVDS接收正確字對(duì)齊

  • 在串行數(shù)據(jù)傳輸中,數(shù)據(jù)接收端需要一些特定的信息來恢復(fù)出正確的字邊界,以確定串行碼流中哪些比特屬于原始并行數(shù)據(jù)里的同一時(shí)鐘節(jié)拍里的數(shù)據(jù),這一處理過程稱為字對(duì)齊(Word Aligner)。一些標(biāo)準(zhǔn)的協(xié)議會(huì)定義特殊的碼
  • 關(guān)鍵字: FPGA  LVDS    

FPGA動(dòng)態(tài)局部可重構(gòu)中基于TBUF總線宏設(shè)計(jì)

  • 引 言
    FPGA動(dòng)態(tài)局部可重構(gòu)技術(shù)是指允許可重構(gòu)的器件或系統(tǒng)的一部分進(jìn)行重新配置,配置過程中其余部分的工作不受影響。動(dòng)態(tài)局部可重構(gòu)縮短了重構(gòu)的時(shí)間,減少了系統(tǒng)重構(gòu)的開銷,提高了系統(tǒng)的運(yùn)行效率。局部動(dòng)態(tài)
  • 關(guān)鍵字: FPGA  TBUF  動(dòng)態(tài)  可重構(gòu)    
共6484條 355/433 |‹ « 353 354 355 356 357 358 359 360 361 362 » ›|

fpga-nios介紹

您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473