首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-nios

Cyclone II FPGA滿足低成本大批量應(yīng)用需求

  • 2004年8月A版   Altera公司推出新款Cyclone II系列FPGA器件。Cyclone II FPGA的成本比第一代Cyclone器件低30%,邏輯容量大了三倍多,可滿足低成本大批量應(yīng)用需求。 市場驅(qū)動力   隨著低復(fù)雜度FPGA器件成本的不斷下降,具有靈活性和及時面市優(yōu)勢的FPGA與 ASIC相比更有競爭性,在數(shù)字消費(fèi)市場上的應(yīng)用也急劇增加。第一代Cyclone系列迄今發(fā)售了3百多萬片,在全球擁有3,000多位客戶,對大批量低成本數(shù)字消費(fèi)市場有著巨大的影響,該市場消納了三分之一的器件
  • 關(guān)鍵字: FPGA  嵌入式  

NIOS軟核處理器的Linux引導(dǎo)程序U-boot設(shè)計(jì)

  • 針對將cClinux向Nios處理器移植過程中的啟動加載程序U-boot bootloader進(jìn)行研究。
  • 關(guān)鍵字: U-boot  Linux  NIOS  軟核處理器    

基于FPGA的HDLC轉(zhuǎn)E1傳輸控制器的實(shí)現(xiàn)

  • 摘    要:本文介紹了一種用FPGA實(shí)現(xiàn)的HDLC轉(zhuǎn)E1的協(xié)議控制器,能實(shí)現(xiàn)將速率為N
  • 關(guān)鍵字: E1  FPGA  HDLC  幀結(jié)構(gòu)  

基于Nios軟核的嵌入式Internet系統(tǒng)設(shè)計(jì)

嵌入式系統(tǒng)中FPGA的被動串行配置方式

  • 嵌入式系統(tǒng)中FPGA的被動串行配置方式,介紹一種在嵌放式系統(tǒng)中使用微處理器被動串行配置方式實(shí)現(xiàn)對FPGA配置的方案,將系統(tǒng)程序及配置文件存在系統(tǒng)Flash中,利用微處理器的I/O口產(chǎn)生配置時序,省去配置器件;討論FPGA的各種配置方式及各種配置文件的使用。
  • 關(guān)鍵字: 配置  方式  串行  被動  系統(tǒng)  FPGA  嵌入式  

采用Nios定制指令的嵌入式系統(tǒng)優(yōu)化設(shè)計(jì)

  • 采用Nios定制指令的嵌入式系統(tǒng)優(yōu)化設(shè)計(jì),Altera公司的Nios軟核處理器以其低成本,設(shè)計(jì)靈活等特點(diǎn),在嵌入式應(yīng)用領(lǐng)域得到廣泛的應(yīng)用。采用Nios處理器的定制指令,可以把用戶自定義的功能直接添加到Nios CPU的算術(shù)邏輯單元中,加快專項(xiàng)任務(wù)的執(zhí)行,以達(dá)到優(yōu)化目的。
  • 關(guān)鍵字: 系統(tǒng)  優(yōu)化  設(shè)計(jì)  嵌入式  指令  Nios  定制  采用  

數(shù)字頻率合成器的FPGA實(shí)現(xiàn)

  • 介紹了DDFS的原理和Altera公司的FPGA器件ACEX 1K的主要特點(diǎn),給出了用ACEX 1K系列器件EP1K10TC144-1實(shí)現(xiàn)數(shù)字頻率合成器的工作原理、設(shè)計(jì)思路、電路結(jié)構(gòu)和仿真結(jié)果。
  • 關(guān)鍵字: FPGA  數(shù)字頻率合成器    

基于MicroBlaze軟核的FPGA片上系統(tǒng)設(shè)計(jì)

  • 分析軟處理器MicroBlaze的體系結(jié)構(gòu),給出MicroBlaze內(nèi)核在軟件無線電系統(tǒng)中的應(yīng)用,實(shí)現(xiàn)SOPC(可編程系統(tǒng)芯片)。
  • 關(guān)鍵字: MicroBlaze  FPGA  軟核  片上系統(tǒng)    

Stratix II FPGA:成功的90nm開發(fā)和推出案例研究

  • Stratix II FPGA:成功的90nm開發(fā)和推出案例研究
  • 關(guān)鍵字: Stratix  FPGA  II  90    

用FPGA實(shí)現(xiàn)1553B總線接口中的曼碼編解碼器

  • 介紹用FPGA設(shè)計(jì)實(shí)現(xiàn)MIL-STD1553B部接口中的曼徹斯特碼編解碼器。
  • 關(guān)鍵字: 1553B  FPGA  總線接口  編解碼器    

基于FPGA的高頻時鐘的分頻和分配設(shè)計(jì)

  • 介紹了為PET(正電子發(fā)射斷層掃描儀)的前端電子學(xué)模塊提供時間基準(zhǔn)而設(shè)計(jì)的一種新型高頻時鐘扇出電路。
  • 關(guān)鍵字: FPGA  高頻時鐘  分頻  分配    

基于FPGA的新型諧波分析儀設(shè)計(jì)

  • 給出一種基于FPGA的新型諧波分析儀的設(shè)計(jì)方案。
  • 關(guān)鍵字: FPGA  諧波分析儀    

數(shù)字簽名算法SHA-1的FPGA高速實(shí)現(xiàn)

  • 常用的信息驗(yàn)證碼是使用單向散列函數(shù)生成驗(yàn)證碼,安全散列算法SHA-1使用在是因特網(wǎng)協(xié)議安全性(IPSec)標(biāo)準(zhǔn)中。
  • 關(guān)鍵字: FPGA  SHA  數(shù)字簽名算法  高速實(shí)現(xiàn)    

FPGA芯片APA150及其應(yīng)用

  • 文章介紹了APA150的主要特點(diǎn)、內(nèi)部結(jié)構(gòu)、主要性能參數(shù),給出了APA150在通信系統(tǒng)設(shè)計(jì)中的應(yīng)用實(shí)例。
  • 關(guān)鍵字: FPGA  APA  150  芯片    

基于FPGA的快速傅立葉變換

  • 在對FFT(快速傅立葉變換)算法進(jìn)行研究的基礎(chǔ)上,描述了用FPGA實(shí)現(xiàn)FFT的方法,并對其中的整體結(jié)構(gòu)、蝶形單元及性能等進(jìn)行了分析。
  • 關(guān)鍵字: FPGA  傅立葉變換    
共6484條 429/433 |‹ « 424 425 426 427 428 429 430 431 432 433 »

fpga-nios介紹

您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473