fpga-pwm 文章 進(jìn)入fpga-pwm技術(shù)社區(qū)
高速移動(dòng)下OFDM均衡器的FPGA實(shí)現(xiàn)
- 在高速移動(dòng)下,OFDM系統(tǒng)載波間正交性被破壞,出現(xiàn)載波間干擾(ICI),嚴(yán)重影響系統(tǒng)性能,必須采用適當(dāng)?shù)木饧夹g(shù)以補(bǔ)償ICI。為了保證通信的有效性和實(shí)時(shí)性要求,使用FPGA實(shí)現(xiàn)了一種低復(fù)雜度的最小均方誤差(MMSE)OFDM均衡器算法。在ISE軟件平臺(tái)上使用Verilog語言編寫程序,并在Xilinx公司Virtex-2實(shí)驗(yàn)板(XC2V930芯片)上對(duì)設(shè)計(jì)進(jìn)行了驗(yàn)證。
- 關(guān)鍵字: OFDM FPGA 移動(dòng) 均衡器
基于FPGA芯片控制全彩LED大屏幕圖像顯示系統(tǒng)系統(tǒng)設(shè)計(jì)
- 隨著數(shù)字技術(shù)的飛速發(fā)展,各種數(shù)字顯示屏也隨即涌現(xiàn)出來有l(wèi)ed、LCD、DLP等,各種數(shù)字大屏幕的控制系統(tǒng)多種多樣,有用ARM+FPGA脫機(jī)控制系統(tǒng),也有用PC+DVI接口解碼芯片+FPGA芯片聯(lián)機(jī)控制系統(tǒng),在這里我們講述一種不僅
- 關(guān)鍵字: 圖像 顯示系統(tǒng) 系統(tǒng) 設(shè)計(jì) 大屏幕 LED FPGA 芯片 控制
基于FPGA的可調(diào)信號(hào)發(fā)生器
- 摘要:基于FPGA的應(yīng)用技術(shù),采用Altera公司DE2-70開發(fā)板的CycloneⅡ系列EP2C70作為核心器件,設(shè)計(jì)了一種基于FPGA的新型可調(diào)信號(hào)發(fā)生器。通過QuartusⅡ軟件及Vetilog HDL編程語言設(shè)計(jì)LPM_ROM模塊定制數(shù)據(jù)ROM,并通過地
- 關(guān)鍵字: FPGA 信號(hào)發(fā)生器
基于PM3388和FPGA的網(wǎng)絡(luò)接口的研究設(shè)計(jì)
- 本文根據(jù)十接口千兆以太網(wǎng)線路接口卡設(shè)計(jì)的功能需求和性能需求,按照數(shù)據(jù)處理流程劃分功能模塊,以PM3388作...
- 關(guān)鍵字: FPGA PM3388 網(wǎng)絡(luò)接口 IPv6
基于升壓ZVT-PWM的軟開關(guān)變換器驅(qū)動(dòng)電路設(shè)計(jì)
- 在高頻PWM開關(guān)變換器中,為保證功率MOSFET在高頻、高壓、大電流下工作,要設(shè)計(jì)可靠的柵極驅(qū)動(dòng)電路。一個(gè)性能良好的驅(qū)動(dòng)電路要求觸發(fā)脈沖應(yīng)具有足夠快的上升和下降速度,脈沖前后沿要陡峭;驅(qū)動(dòng)源的內(nèi)阻要足夠小、電流
- 關(guān)鍵字: 驅(qū)動(dòng) 電路設(shè)計(jì) 變換器 開關(guān) 升壓 ZVT-PWM 基于
PWM調(diào)節(jié)電路介紹及白光LED模組的驅(qū)動(dòng)控制電路設(shè)計(jì)
- 0 引言
由于當(dāng)前溫室效應(yīng)和能源危機(jī)的影響,使得人們對(duì)節(jié)能技術(shù)越來越關(guān)注。LED照明具有節(jié)能、壽命長等優(yōu)點(diǎn),LED照明技術(shù)作為新型綠色照明技術(shù),目前的應(yīng)用日趨廣泛。LED的白光照明通常是使用藍(lán)、綠、紅三原色多 - 關(guān)鍵字: 模組 驅(qū)動(dòng) 控制 電路設(shè)計(jì) LED 白光 調(diào)節(jié) 電路 介紹 PWM
PWM芯片在開關(guān)電源中待機(jī)功能的設(shè)計(jì)實(shí)現(xiàn)
- 待機(jī)是指產(chǎn)品已連接到電源上,但處于未運(yùn)行在其主要功能時(shí)的狀態(tài)。待機(jī)的目的就是要降低電源在空載或輕載時(shí)的損耗。這可以通過許多控制功能芯片來實(shí)現(xiàn),例如集成芯片L5991等。目前,很多PWM芯片還不具有變頻的待機(jī)功
- 關(guān)鍵字: 設(shè)計(jì) 實(shí)現(xiàn) 功能 待機(jī) 芯片 開關(guān)電源 PWM
賽靈思發(fā)布ISE12.2強(qiáng)化部分可重配置FPGA技術(shù)
- 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出其第四代部分可重配置設(shè)計(jì)流程,以及智能時(shí)鐘門控技術(shù)的多項(xiàng)全新強(qiáng)化方案,可針對(duì)Virtex™®-6 FPGA設(shè)計(jì)中BRAM(block-RAM)降低24%的動(dòng)態(tài)功耗。設(shè)計(jì)人員即日起即可下載ISE12.2設(shè)計(jì)套件,利用其簡便易用、直觀的部分可重配置設(shè)計(jì)流程,進(jìn)一步降低功耗和整體系統(tǒng)成本。同時(shí),最新推出的ISE版本還可提供一項(xiàng)低成本仿真方案, 支持嵌入式設(shè)計(jì)流程。 賽靈思 ISE
- 關(guān)鍵字: Xilinx FPGA ISE12.2
賽靈思發(fā)布提高了抗輻射性和性能的航天用FPGA
- 美國賽靈思(Xilinx)發(fā)布了抗輻射性和性能均高于其原產(chǎn)品的航天領(lǐng)域用FPGA“Virtex-5QV FPGA”。將耐輻射總劑量(TID)提高到了該公司原產(chǎn)品的2倍以上之外,其規(guī)模也達(dá)到了13萬個(gè)邏輯單元,作為航天領(lǐng)域用FPGA中屬業(yè)界最高水準(zhǔn)。此外,還集成了最高速度為3.125Gbit/秒的高速收發(fā)器,并強(qiáng)化了DSP功能。主要面向人造衛(wèi)星和宇宙飛船上的遙感處理、圖像處理以及導(dǎo)航儀等用途。目前正在樣品供貨,將從2011年1~3月開始65nm工藝的量產(chǎn)。賽靈思表示:&ldquo
- 關(guān)鍵字: Xilinx Virtex FPGA
fpga-pwm介紹
您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473