首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-pwm

針對GPON突發(fā)模式接收器的低功耗FPGA方案

  • 帶服務(wù)能夠支持三重應(yīng)用(即支持語音、視頻和數(shù)據(jù))至第一英里的客戶,例如持續(xù)發(fā)展的小商業(yè)和住宅。FTTx中的...
  • 關(guān)鍵字: FPGA  GPON  低功耗  

用FPGA構(gòu)建PCI Express端點器件最佳平臺

  • PCIExpress是一種使用時鐘數(shù)據(jù)恢復(fù)(CDR)技術(shù)的高速串行I/O互連機制。PCIExpress第一代規(guī)范規(guī)定的線速...
  • 關(guān)鍵字: FPGA  PCIExpress  CDR  時鐘數(shù)據(jù)恢復(fù)  

DDR3存儲器接口控制器IP加速數(shù)據(jù)處理應(yīng)用

  • DDR3存儲器系統(tǒng)可以大大提升各種數(shù)據(jù)處理應(yīng)用的性能。然而,和過去幾代(DDR和DDR2)器件相比,DDR3存儲器器件...
  • 關(guān)鍵字: FPGA  IP核  DDR3  數(shù)據(jù)處理  

圖像自適應(yīng)分段線性拉伸算法的FPGA設(shè)計

  • 為改善紅外圖像的視覺效果和后續(xù)處理質(zhì)量,需要對圖像進行增強處理。在此介紹并實現(xiàn)了一種空間域圖像增強算法,自適應(yīng)分段線性拉伸算法。首先簡要分析算法原理,對該算法基于Xilinx公司XC4VLXl5系列FPGA的實現(xiàn)方法進行了研究,以兼顧系統(tǒng)實時性和集成度為目的,提出灰度直方圖統(tǒng)計和拉伸運算等關(guān)鍵模塊的解決方案。通過試驗結(jié)果分析,對壓縮因子的選取提出建議。該設(shè)計的輸出延遲僅為62.-5ns,且具有實現(xiàn)簡單、集成度高、功耗低等優(yōu)點,適合在精確制導(dǎo)武器和導(dǎo)航系統(tǒng)中應(yīng)用。
  • 關(guān)鍵字: FPGA  圖像自適應(yīng)  分段線性  算法    

增量型光電編碼器抗抖動二倍頻電路的設(shè)計

  • 在某些工業(yè)自動控制領(lǐng)域、某些裝備應(yīng)用上,經(jīng)常會遇到各種需要測量長度的場合,目前通常采用的是光電編碼器...
  • 關(guān)鍵字: FPGA  光電編碼器  二倍頻電路  傳感器  

基于DSP的風(fēng)電場電能質(zhì)量監(jiān)測裝置研究設(shè)計

  • 隨著全世界新能源風(fēng)力發(fā)電的大力發(fā)展,電能質(zhì)量的監(jiān)測成為風(fēng)電場的研究熱點。風(fēng)電場電能質(zhì)量問題可以分為...
  • 關(guān)鍵字: FPGA  DSP  電能質(zhì)量  監(jiān)測裝置  風(fēng)電場  

基于DSP和FPGA的實時圖像壓縮系統(tǒng)設(shè)計

  • 提出了一種基于高頻幀攝像頭的高頻幀實時圖像壓縮技術(shù),以此技術(shù)為基礎(chǔ),使用TMS320CDM642和EP2C35 FPGA相結(jié)合,設(shè)計了一種高頻幀實時圖像處理器硬件系統(tǒng)。該系統(tǒng)采用2片SRAM乒乓結(jié)構(gòu),以及基于TI公司DSP/BIOS和支持XDAIS的JPEG2000壓縮算法,實現(xiàn)了100幀/s的壓縮速度,系統(tǒng)同時解決了圖像壓縮中容量和速度的問題,實驗了采集和壓縮過程的同步進行,大大提高了圖像壓縮速度。
  • 關(guān)鍵字: FPGA  DSP  實時圖像  壓縮系統(tǒng)    

基于FPGA的移位寄存器流水線結(jié)構(gòu)FFT處理器

  • 0引言快速傅里葉變換(FFT)在雷達、通信和電子對抗等領(lǐng)域有廣泛應(yīng)用。近年來現(xiàn)場可編程門陣列(FPG...
  • 關(guān)鍵字: FPGA  FFT  移位寄存器  

基于CPLD器件的單穩(wěn)態(tài)脈沖展寬電路的設(shè)計

  • 在數(shù)字電路設(shè)計中,當需要將一輸入的窄脈沖信號展寬成具有一定寬度和精度的寬脈沖信號時,往往很快就想到利...
  • 關(guān)鍵字: FPGA  CPLD  寬脈沖信號  ISP  

利用Virtex-5LXT應(yīng)對串行背板接口設(shè)計挑戰(zhàn)

  • 采用串行技術(shù)進行高端系統(tǒng)設(shè)計已占很大比例。在《EETimes》雜志最近開展的一次問卷調(diào)查中,有92%的受訪者...
  • 關(guān)鍵字: FPGA  Virtex-5LXT  嵌入式  串行背板接口  

基于VHDL語言的99小時定時器設(shè)計及實現(xiàn)

  • 0引言傳統(tǒng)的定時器硬件連接比較復(fù)雜,可靠性差,而且計時時間短,難以滿足需要。本設(shè)計采用可編程芯片...
  • 關(guān)鍵字: FPGA  VHDL  定時器  EP1C6Q240C8  

可編程ASIC器件主從式下載開發(fā)系統(tǒng)的設(shè)計

  • 1引言當前在EDA領(lǐng)域,只要具備臺式或筆記本電腦并裝有工具軟件,就可以方便地對可編程ASIC(CPLD/FPGA)...
  • 關(guān)鍵字: FPGA  ASIC  嵌入式  EDA  ISP  

基于FPGA實現(xiàn)VLIW微處理器的設(shè)計與實現(xiàn)

  • 超長指令字VLIW(VeryLongInstructionWord)微處理器架構(gòu)采用了先進的清晰并行指令設(shè)計[1]。VLIW微處...
  • 關(guān)鍵字: FPGA  VLIW  微處理器  

多功能數(shù)據(jù)采集處理系統(tǒng)實現(xiàn)

  • 介紹了一種基于FPGA和DSP的多功能高速數(shù)據(jù)采集處理系統(tǒng)的設(shè)計,該系統(tǒng)的數(shù)據(jù)采集速度最高可達到105 Msps ,運算能力強,通過更改軟件可適用于大部分的高速數(shù)據(jù)處理場合,具有較強的通用性。
  • 關(guān)鍵字: 數(shù)據(jù)采集  FPGA  DSP  201007  

基于FPGA的移位寄存器流水線結(jié)構(gòu)FFT處理器設(shè)計與實

  • 設(shè)計實現(xiàn)了基于FPGA的256點定點FFT處理器。處理器以基-2算法為基礎(chǔ),通過采用高效的兩路輸入移位寄存器流水線結(jié)構(gòu),有效提高了碟形運算單元的運算效率,減少了寄存器資源的使用,提高了最大工作頻率,增大了數(shù)據(jù)吞吐量,并且使得處理器具有良好的可擴展性。詳細描述了具體設(shè)計的算法結(jié)構(gòu)和各個模塊的實現(xiàn)。設(shè)計采用Verilog HDL作為硬件描述語言,采用QuartusⅡ設(shè)計仿真工具進行設(shè)計、綜合和仿真,仿真結(jié)果表明,處理器工作頻率為72 MHz,是一種高效的FFT處理器IP核。
  • 關(guān)鍵字: FPGA  FFT  移位寄存器  流水線結(jié)構(gòu)    
共7210條 352/481 |‹ « 350 351 352 353 354 355 356 357 358 359 » ›|

fpga-pwm介紹

您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473