fpga-pwm 文章 進(jìn)入fpga-pwm技術(shù)社區(qū)
FPGA和ARM的Profibus-DP主站通信平臺(tái)設(shè)計(jì)
- 摘要:提出一個(gè)使用FPGA和ARM微控制器實(shí)現(xiàn)Profibus-DP主站(1類)通信平臺(tái)的解決方案;解析了Profibus-DP通信協(xié)議,重點(diǎn)是令牌輪轉(zhuǎn)協(xié)議;給出了該主站通信平臺(tái)的系統(tǒng)構(gòu)建。該通信平臺(tái)可以獨(dú)立實(shí)現(xiàn)Profibus-DP主站(1類)
- 關(guān)鍵字: Profibus-DP FPGA ARM 通信
FPGA芯片在高速數(shù)據(jù)采集緩存系統(tǒng)中的應(yīng)用
- 摘要:給出了以FPGA為核心邏輯控制模塊的高性能數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方法,并在QuartusII8.0集成環(huán)境中進(jìn)行軟件設(shè)計(jì)和系統(tǒng)仿真,最后給出了新型緩存系統(tǒng)中主要功能模塊的仿真圖形。
關(guān)鍵詞:FPGA;高速;數(shù)據(jù)采集;緩 - 關(guān)鍵字: FPGA 芯片 高速數(shù)據(jù) 采集
基于FPGA+DSP的雷達(dá)回波發(fā)生器設(shè)計(jì)
- 雷達(dá)回波發(fā)生器利用現(xiàn)代仿真技術(shù)生成蘊(yùn)含雷達(dá)目標(biāo)和環(huán)境信息的模擬雷達(dá)信號,用來對雷達(dá)系統(tǒng)進(jìn)行性能測試和評估。根據(jù)通用性、靈活性要求,提出了一種基于DSP+FPGA的雷達(dá)回波發(fā)生器的設(shè)計(jì)方法;簡要介紹了設(shè)計(jì)思想,詳細(xì)闡述了系統(tǒng)的硬件組成和軟件設(shè)計(jì),并給出了測試結(jié)果并總結(jié)了該雷達(dá)回波發(fā)生器的一些優(yōu)點(diǎn)。
- 關(guān)鍵字: FPGA DSP 雷達(dá)回波 發(fā)生器
基于Simulink的數(shù)據(jù)鏈系統(tǒng)仿真及性能分析
- 未來戰(zhàn)場必是網(wǎng)絡(luò)中心戰(zhàn)格局下的系統(tǒng)一體化作戰(zhàn),用于制導(dǎo)的武器數(shù)據(jù)鏈?zhǔn)瞧渲兄匾画h(huán)。通常武器數(shù)據(jù)鏈用...
- 關(guān)鍵字: Simulink 數(shù)據(jù)鏈系統(tǒng) 仿真 FPGA
ISPl362在基于FPGA的紅外成像系統(tǒng)中的應(yīng)用
- 摘要:ISPl362是飛利浦推出的一款USB可編程控制芯片,其內(nèi)部集成了一個(gè)高級主控制器,一個(gè)外設(shè)控制器,主機(jī)和設(shè)備控制器兼容USB 2.O協(xié)議,支持12 Mb/s的全速傳輸和1.5 Mb/s的低速傳輸;芯片有三種工作模式,即主
- 關(guān)鍵字: ISPl FPGA 362 紅外成像系統(tǒng)
一種基于FPGA的可編程電壓源系統(tǒng)設(shè)計(jì)
- 0引言可編程電源指某些功能或參數(shù)可以通過計(jì)算機(jī)軟件編程進(jìn)行控制的電源??删幊屉娫吹膶?shí)現(xiàn)方法...
- 關(guān)鍵字: FPGA 可編程電壓源 設(shè)計(jì) Cyclone
Altera量產(chǎn)發(fā)售低成本低功耗Cyclone IV FPGA
- Altera公司今天宣布,開始批量發(fā)售Cyclone® IV FPGA。公司還宣布開始提供基于Cyclone IV GX的收發(fā)器入門開發(fā)套件。Altera的Cyclone IV FPGA設(shè)計(jì)用于無線、固網(wǎng)、廣播、工業(yè)和消費(fèi)類市場等低成本、小型封裝應(yīng)用。與前一代Cyclone產(chǎn)品相比,這些器件前所未有的同時(shí)實(shí)現(xiàn)了低成本和高性能,功耗降低25%,滿足了大批量低成本串行協(xié)議解決方案的需求。 Altera器件市場資深總監(jiān)Luanne Schirrmeister評論說:“我們比競爭產(chǎn)品
- 關(guān)鍵字: Altera FPGA Cyclone 開發(fā)套件
基于FPGA的TDI-CCD時(shí)序電路設(shè)計(jì)
- 摘要:介紹TDI-CCD的特點(diǎn)、工作原理,根據(jù)項(xiàng)目所使用的TDI-CCD的使用要求,設(shè)計(jì)一種基于Altera公司的現(xiàn)場可編程門陣列(FPGA)EP3C-25Q240的TDI-CCD驅(qū)動(dòng)時(shí)序電路,驅(qū)動(dòng)時(shí)序使用VHDL語言編寫,在QuartusⅡ平臺(tái)上進(jìn)行時(shí)序
- 關(guān)鍵字: TDI-CCD FPGA 時(shí)序 電路設(shè)計(jì)
fpga-pwm介紹
您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473