首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga

用于無線基礎(chǔ)設(shè)備中數(shù)據(jù)轉(zhuǎn)換器和低成本FPGA的JESD204A

  •   引言   隨著人們訂購無線服務(wù)數(shù)量的激增、各種服務(wù)類型的多樣化,以及更低的便攜式設(shè)備接入因特網(wǎng)的費用,使得對于增加基礎(chǔ)設(shè)施容量的需求日益明顯。3G智能手機(jī)、3G上網(wǎng)本和3G平板電腦是引發(fā)對于無線數(shù)據(jù)服務(wù)和基站容量的爆炸性需求的主要推動力。將性能疊加到現(xiàn)有的無線寬帶設(shè)備,例如:HSPA+和EV-DO(即3G+),已經(jīng)解決了一部分?jǐn)?shù)據(jù)吞吐量的需要,但因為服務(wù)速度慢,無線服務(wù)供應(yīng)商仍飽受用戶指責(zé),尤其是在大城市中,用戶不滿的情況更加嚴(yán)重。   無線運營商有向更高帶寬服務(wù)發(fā)展的計劃,如:LTE和LTE-A
  • 關(guān)鍵字: Lattice  FPGA  JESD204A  

基于FPGA的語音信號LPC參數(shù)提取算法的實現(xiàn)

  •  摘 要: 介紹語音信號LPC分析中部分相關(guān)系數(shù)的舒爾遞推算法的FPGA實現(xiàn),給出了電路設(shè)計思想及具體電路結(jié)構(gòu),并對其工作過程進(jìn)行了詳細(xì)分析說明,為嵌入式系統(tǒng)設(shè)計提供了一種有效手段?! £P(guān)鍵詞: 部分相關(guān)系數(shù) 舒
  • 關(guān)鍵字: FPGA  LPC  語音信號  參數(shù)提取    

一種實時操作系統(tǒng)RTOS的硬件加速設(shè)計

基于FPGA的可編程PWM電路設(shè)計

  • 0 引言某系統(tǒng)中的H橋驅(qū)動電路需要采用2路脈沖寬度調(diào)制器(Pulse Width Modulation,PWM)信號來驅(qū)動一個電機(jī),以控制其正、反兩個方向的運轉(zhuǎn),且兩路信號必須有一定的時間間隔來避免驅(qū)動電流過大而損害驅(qū)動元件。為使其
  • 關(guān)鍵字: 電路設(shè)計  PWM  可編程  FPGA  基于  

FPGA技術(shù)在雷達(dá)信號模擬器中的應(yīng)用

  • 摘要:基于FPGA的各種雷達(dá)信號產(chǎn)生方法,介紹了在FPGA中實現(xiàn)直接數(shù)字頻率合成器(DDS)以及提高輸出信號...
  • 關(guān)鍵字: FPGA  雷達(dá)信號模擬器  QuartusⅡ  

FPGA在彈上信息處理機(jī)中的應(yīng)用

  •   引言   信息處理機(jī)(圖1)用于完成導(dǎo)彈上多路遙測信息的采集、處理、組包發(fā)送。主要功能包括高速1553B總線的數(shù)據(jù)收發(fā)、RS422接口設(shè)備的數(shù)據(jù)加載與檢測、多路數(shù)據(jù)融合和數(shù)據(jù)接收、處理、組包發(fā)送的功能。其中,總線數(shù)據(jù)和其他RS422接口送來的數(shù)據(jù)同時進(jìn)行并行處理;各路輸入信息按預(yù)定格式進(jìn)行融合與輸出;數(shù)據(jù)輸出速率以高速同步RS422口的幀同步脈沖為源,如果高速同步RS422口異常不影響總線數(shù)據(jù)和其它RS422口的數(shù)據(jù)融合與輸出功能。在CPU發(fā)生異?;蚩偩€數(shù)據(jù)異常時不影響其它RS422口數(shù)據(jù)的融合與輸
  • 關(guān)鍵字: 軍事電子  FPGA  

以智能型混合信號FPGA開發(fā)真正符合需求的系統(tǒng)

  • 以智能型混合信號FPGA開發(fā)真正符合需求的系統(tǒng),要實現(xiàn)能夠?qū)⑺兄匾δ芗稍趩我黄骷脑O(shè)計理由很簡單,因為這樣就能將材料成本、部件庫存及電路板面積減至最低。另外,相較于多芯片解決方案,單芯片方案的功耗也較低,同時也有助于提高對知識產(chǎn)權(quán)的保護(hù)。如果
  • 關(guān)鍵字: 符合  需求  系統(tǒng)  真正  開發(fā)  混合  信號  FPGA  智能型  

NEC Display Solutions 公司3D電影投影儀采用賽靈思 FPGA

  •   全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )日前宣布NEC子公司NEC Display Solutions有限公司的三款DLP 數(shù)字影院投影儀產(chǎn)品, 均采用了賽靈思Virtex®-5 FPGA系列產(chǎn)品。   DLP 數(shù)字影院投影儀符合美國數(shù)字影院計劃 (DCI1) 標(biāo)準(zhǔn),擁有一系列優(yōu)異的高安全特性,能夠滿足各種不同輸入信號的要求。該系統(tǒng)能忠實再現(xiàn)輸入源,而且集成的德州儀器 (TI) 高分辨率 2K(2,048 × 1,080 點)DL
  • 關(guān)鍵字: Xilinx  Virtex  FPGA  DLP   

每分鐘美化3600幅畫面的大師

  •   在人手一支照相手機(jī)、數(shù)碼相機(jī)或者DV的年代,每個人都可以都在隨時隨地捕捉和制作畫面。在HDTV日漸盛行的年代,我們希望自己看到的每一幅畫面都絢麗多姿。不過,并非每個人都是攝影大師,我們許多人弄出來的畫面并不那么漂亮。過去,攝影大師都要借助于暗房技術(shù)來制作出精美的照片。如今,高水平的攝影愛好者都懂得使用Photoshop這類軟件來美化照片?,F(xiàn)在的問題是,如果要對HDTV電視畫面進(jìn)行美化,有多少Photoshop大師也不夠用啊!   有一位大師,他不僅懂得怎樣讓一幅畫面變得更美,而且發(fā)明了一種可以植入芯
  • 關(guān)鍵字: DarbeeVision  FPGA  IP  GPU  

滿足嵌入式系統(tǒng)應(yīng)用的多核處理器SoC設(shè)計

德州儀器推出新型 FPGA 擴(kuò)展板

  •   日前,德州儀器 (TI) 宣布推出專用于 DK-LM3S9B96 開發(fā)套件的新型 Stellaris FPGA 擴(kuò)展板,可顯著加速開發(fā)低成本安全接入控制系統(tǒng)及其它需要高速外部處理單元接口的應(yīng)用。這款全新電路板使開發(fā)人員能夠輕松評估 Stellaris 微處理器 (MCU) 高靈活性外設(shè)接口 (EPI) 的高帶寬機(jī)器對機(jī)器 (M2M) 并行接口功能。EPI 的 M2M 模式可支持高達(dá) 32 位的數(shù)據(jù)寬度以及高達(dá)每秒 150 MB 的數(shù)據(jù)速率,專用于幫助低成本安全接入控制應(yīng)用的開發(fā)人員將攝像系統(tǒng)或低分辨率
  • 關(guān)鍵字: TI  FPGA  開發(fā)套件  

DNLMS濾波器的FPGA實現(xiàn)

  • 自適應(yīng)濾波器的研究是近年來研究的熱門方向,在PFGA中實現(xiàn)高速的自適應(yīng)濾波器的設(shè)計更是一個熱點,在此采用DSP Builder系統(tǒng)建模的方法,在FPGA中實現(xiàn)了歸一化LMS算法,實驗結(jié)果表明:用DSPBuilder設(shè)計的8階DNLMS算法比用底層的VHDL代碼設(shè)計效率更高,靈活性更大,速度更快。同樣比通用的DSP芯片設(shè)計的8階NLMS濾波器處理速度快了20多倍。如果將8階NLMS濾波器擴(kuò)展到512階或者1 024階,可以很好地應(yīng)用于自適應(yīng)回聲消除等很多自適應(yīng)濾波的領(lǐng)域。
  • 關(guān)鍵字: 實現(xiàn)  FPGA  濾波器  DNLMS  

一種基于FPGA的NoC驗證平臺的構(gòu)建

  • 半導(dǎo)體工藝技術(shù)進(jìn)入深亞微米時代后,基于總線系統(tǒng)芯片SoC(SvstemonChip)的體系結(jié)構(gòu)在物理設(shè)計、通信帶...
  • 關(guān)鍵字: FPGA  NoC  驗證平臺  

一種基于FPGA的新型數(shù)字電壓表研究與設(shè)計

  • 數(shù)字電壓表是大學(xué)物理教學(xué)和實驗中的重要儀表,其數(shù)字化是指將連續(xù)的模擬電壓量轉(zhuǎn)換成不連續(xù)、離散的數(shù)字...
  • 關(guān)鍵字: FPGA  數(shù)字電壓表  A/D  

AES算法中S-box和列混合單元的優(yōu)化及FPGA技術(shù)實現(xiàn)

  • AES算法中S-box和列混合單元的優(yōu)化及FPGA技術(shù)實現(xiàn),1 S-box的優(yōu)化設(shè)計

    在AES標(biāo)準(zhǔn)算法中定義了兩個較大的列表。S-box和逆S-box。將S-box用于兩個應(yīng)用:字節(jié)替代和密鑰擴(kuò)展。而逆S-box則用于逆字節(jié)替代。這兩個列表是不相同的,因此必須建立兩個不同的ROM(256×8 b),
  • 關(guān)鍵字: FPGA  技術(shù)  實現(xiàn)  優(yōu)化  單元  算法  S-box  混合  AES  
共6376條 319/426 |‹ « 317 318 319 320 321 322 323 324 325 326 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473