首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga

何謂SOPC

  • SOPC一詞主要是源自Altera, 其涵義是因?yàn)槟壳癈PLD/FPGA的容量愈來(lái)愈大, 性能愈來(lái)愈好, 加上價(jià)格下跌的推波助瀾之下, 以往ASIC產(chǎn)品才能具有的 SoC觀念, 也能移植到CPLD/FPGA上, 并且因?yàn)镃PLD/FPGA的可編程(Programmable)能力, 使得CPLD/FPGA不僅能實(shí)現(xiàn)一個(gè)高復(fù)難度的系統(tǒng), 而且還能快速改變系統(tǒng)的特性. 類似的觀念也鑒于Xilinx的Platfor
  • 關(guān)鍵字: SOPC  CPLD  FPGA  SoC  ASIC  

基于狀態(tài)機(jī)的語(yǔ)音電子密碼鎖設(shè)計(jì)

  •   引 言   隨著電子技術(shù)的發(fā)展,具有防盜報(bào)警、語(yǔ)音提示等功能的電子密碼鎖代替密碼量少、安全性差的機(jī)械式密碼鎖已是必然趨勢(shì)。目前大部分密碼鎖采用單片機(jī)進(jìn)行設(shè)計(jì),電路較復(fù)雜,性能不夠靈活。本文采用先進(jìn)的EDA(電子設(shè)計(jì)自動(dòng)化)技術(shù),利用QuartusⅡ工作平臺(tái)和VHDL(超高速集成電路硬件描述語(yǔ)言),設(shè)計(jì)了一種新型的電子密碼鎖。該密碼鎖具有密碼預(yù)置、修改、語(yǔ)音提示和3次輸入錯(cuò)誤則系統(tǒng)進(jìn)入定時(shí)鎖定并報(bào)警等功能,用FPGA(現(xiàn)場(chǎng)可編程門陣列)芯片和語(yǔ)音芯片ISD2560實(shí)現(xiàn)。由于充分利用了FPGA芯片密度大
  • 關(guān)鍵字: 工業(yè)控制  FPGA  電子密碼鎖  VHDL  遙控技術(shù)  

Altera面向低成本FPGA收發(fā)器設(shè)計(jì)發(fā)售Arria GX開(kāi)發(fā)套件

  •   Altera宣布開(kāi)始提供Arria™ GX FPGA系列的第一款開(kāi)發(fā)套件,該系列是唯一帶有收發(fā)器的無(wú)風(fēng)險(xiǎn)、低成本FPGA。Arria GX開(kāi)發(fā)套件為PCI Express (PCIe)、Serial RapidIO® (SRIO)和千兆以太網(wǎng)(Gbe)等高速串行接口設(shè)計(jì)提供了可靠的開(kāi)發(fā)和測(cè)試環(huán)境。套件幫助系統(tǒng)設(shè)計(jì)人員大大降低了成本,節(jié)省了設(shè)計(jì)時(shí)間。系統(tǒng)設(shè)計(jì)人員可以利用該套件作為自己設(shè)計(jì)的起點(diǎn)。   Arria GX開(kāi)發(fā)套件面向PCIe x1和x4、SRIO以及千兆以太網(wǎng)設(shè)計(jì)。它包
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  FPGA  MCU和嵌入式微處理器  

GiDEL在最新的開(kāi)發(fā)系統(tǒng)中采用Altera的Stratix FPGA系列

  •   Altera宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開(kāi)發(fā)系統(tǒng)的PC_X8 PCI Express (PCIe)適配器采用了Stratix® II、Stratix II GX和Stratix III FPGA。高性能Altera® Stratix FPGA使GiDEL能夠在新的PCIe應(yīng)用和設(shè)計(jì)人員開(kāi)發(fā)系統(tǒng)中集成更多的功能,提升系統(tǒng)性能。   GiDEL的PROCStar III開(kāi)發(fā)系統(tǒng)   面向基于PCIe的嵌入式處理應(yīng)用,GiDEL的PROCStar III開(kāi)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  GiDEL  Stratix  FPGA  MCU和嵌入式微處理器  

什么是可編程邏輯?

  • 概述了可編程邏輯的特點(diǎn)以及主要的兩種可編程邏輯-PLD和FPGA的區(qū)別? ?   什么是可編程邏輯?   在數(shù)字電子系統(tǒng)領(lǐng)域,存在三種基本的器件類型:存儲(chǔ)器、微處理器和邏輯器件。存儲(chǔ)器用來(lái)存儲(chǔ)隨機(jī)信息,如數(shù)據(jù)表或數(shù)據(jù)庫(kù)的內(nèi)容。微處理器執(zhí)行軟件指令來(lái)完成范圍廣泛的任務(wù),如運(yùn)行字處理程序或視頻游戲。邏輯器件提供特定的功能,包括器件與器件間的接口、數(shù)據(jù)通信、信號(hào)處理、數(shù)據(jù)顯示、定時(shí)和控制操作、以及系統(tǒng)運(yùn)行所需要的所有其它功能。?   固定邏輯與可編程邏輯   邏輯器件可分為兩大類&
  • 關(guān)鍵字: FPGA  PLD  

利用Freeze技術(shù)的FPGA實(shí)現(xiàn)低功耗設(shè)計(jì)

  • 由于更嚴(yán)格的功耗限制、規(guī)范和標(biāo)準(zhǔn)要求,系統(tǒng)設(shè)計(jì)師現(xiàn)在比什么時(shí)候都關(guān)注功耗問(wèn)題。
  • 關(guān)鍵字: Freeze  FPGA  低功耗設(shè)計(jì)    

基于FPGA設(shè)計(jì)安全的汽車通信網(wǎng)絡(luò)

  • 汽車工業(yè)正在經(jīng)歷一場(chǎng)無(wú)線技術(shù)革命,但安全威脅不解決,則可能削弱這塊新興的市場(chǎng)。由于高速網(wǎng)絡(luò)連接正設(shè)法進(jìn)入汽車領(lǐng)域,設(shè)計(jì)師面臨新通信標(biāo)準(zhǔn)實(shí)施的挑戰(zhàn)。許多已經(jīng)習(xí)慣于漫長(zhǎng)開(kāi)發(fā)周期的設(shè)計(jì)師, 現(xiàn)在則在為迅速給新型車輛配備用戶需求的電子設(shè)備而進(jìn)行競(jìng)爭(zhēng)。為調(diào)整上市時(shí)間并駕馭出現(xiàn)的多個(gè)標(biāo)準(zhǔn),設(shè)計(jì)師正轉(zhuǎn)向采用FPGA(現(xiàn)場(chǎng)可編程門陣列)。遺憾的是,由于汽車工業(yè)匆忙采用下一代基于fpga的汽車遠(yuǎn)程信息系統(tǒng),幾乎沒(méi)有設(shè)計(jì)師能夠充分明白他們選擇的fpga在安全上意味著什么。構(gòu)建安全的網(wǎng)絡(luò)首先要設(shè)計(jì)安全的系統(tǒng),而且選擇
  • 關(guān)鍵字: FPGA  設(shè)計(jì)  汽車  通信  嵌入式  

基于FPGA的數(shù)字交換系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

  •   專用交換機(jī)過(guò)于強(qiáng)大專業(yè)的功能,以及昂貴的價(jià)格,并非小型建網(wǎng)的理想選擇;同時(shí),傳統(tǒng)的PBX的模擬交換方式存在著失真大、欠靈活以及隨規(guī)模增大而復(fù)雜度劇增的不足。本文提出的方案,有別于常用PBX的模擬交換,是一種適用于一定規(guī)模局域網(wǎng)的數(shù)字交換機(jī)。FPGA的使用在保證了性能提高的同時(shí),在復(fù)雜度和擴(kuò)展性方面也有了明顯的改進(jìn)。   一 、系統(tǒng)結(jié)構(gòu)   本系統(tǒng)實(shí)現(xiàn)了帶有16路內(nèi)線電話、同時(shí)具備4路外線接口的數(shù)字交換機(jī),系統(tǒng)結(jié)構(gòu)如圖1。      (1)用戶接口及PCM編碼部分   用戶接口電路選
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  數(shù)字交換系統(tǒng)  MCU和嵌入式微處理器  

基于FPGA設(shè)計(jì)安全的汽車通信網(wǎng)絡(luò)

  •   汽車工業(yè)正在經(jīng)歷一場(chǎng)無(wú)線技術(shù)革命,但安全威脅不解決,則可能削弱這塊新興的市場(chǎng)。由于高速網(wǎng)絡(luò)連接正設(shè)法進(jìn)入汽車領(lǐng)域,設(shè)計(jì)師面臨新通信標(biāo)準(zhǔn)實(shí)施的挑戰(zhàn)。許多已經(jīng)習(xí)慣于漫長(zhǎng)開(kāi)發(fā)周期的設(shè)計(jì)師, 現(xiàn)在則在為迅速給新型車輛配備用戶需求的電子設(shè)備而進(jìn)行競(jìng)爭(zhēng)。為調(diào)整上市時(shí)間并駕馭出現(xiàn)的多個(gè)標(biāo)準(zhǔn),設(shè)計(jì)師正轉(zhuǎn)向采用FPGA(現(xiàn)場(chǎng)可編程門陣列)。遺憾的是,由于汽車工業(yè)匆忙采用下一代基于fpga的汽車遠(yuǎn)程信息系統(tǒng),幾乎沒(méi)有設(shè)計(jì)師能夠充分明白他們選擇的fpga在安全上意味著什么。構(gòu)建安全的網(wǎng)絡(luò)首先要設(shè)計(jì)安全的系統(tǒng),而且選擇適當(dāng)?shù)?/li>
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  汽車通信網(wǎng)絡(luò)  MCU和嵌入式微處理器  

致力推動(dòng)FPGA深入高校教育,Altera舉辦全國(guó)大學(xué)教師會(huì)議

  • 近日,Altera公司在清華大學(xué)拉開(kāi)了全國(guó)大學(xué)教師會(huì)議的序幕, 來(lái)自全國(guó)118所高校的近300名教師、Altera公司高層參加了這一為期兩天的學(xué)術(shù)盛會(huì)。這已是Altera公司第五次舉辦的全國(guó)范圍內(nèi)的大學(xué)教師會(huì)議。自2003年以來(lái),Altera公司一年一度的大學(xué)教師會(huì)議,將全國(guó)各大高校的教師匯聚一堂,通過(guò)若干專題研討會(huì)以及經(jīng)驗(yàn)交流,讓廣大高校老師對(duì)可編程邏輯技術(shù)的發(fā)展及其在大學(xué)課程中的應(yīng)用有更深入的了解,對(duì)課程設(shè)置的改革有更清晰的概念,為高校教師的應(yīng)用教學(xué)搭建起交流學(xué)習(xí)的平臺(tái)。  在今年
  • 關(guān)鍵字: FPGA  Altera  

基于FPGA+PCI的并行計(jì)算平臺(tái)實(shí)現(xiàn)

  •   當(dāng)前對(duì)于各種加密算法.除了有針對(duì)性的破解算法,最基本的思想就是窮舉密鑰進(jìn)行匹配,通常稱為暴力破解算法。由于暴力破解算法包含密鑰個(gè)數(shù)較多,遍歷的時(shí)間超過(guò)實(shí)際可接受的范圍。如果計(jì)算速度提高到足夠快。這種遍歷的算法因結(jié)構(gòu)設(shè)計(jì)簡(jiǎn)便而具有實(shí)際應(yīng)用的前景。   PCI總線(外設(shè)互聯(lián)總線)與傳統(tǒng)的總線標(biāo)準(zhǔn)——ISA總線(工業(yè)標(biāo)準(zhǔn)結(jié)構(gòu)總線)相比,具有更高的傳輸率(132MBps)、支持32位處理器及DMA和即插即用等優(yōu)點(diǎn),用于取代ISA總線而成為目前臺(tái)式計(jì)算機(jī)的事實(shí)I/O總線標(biāo)準(zhǔn),在普通PC機(jī)和工控機(jī)上有著廣泛的應(yīng)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  PCI  并行計(jì)算  MCU和嵌入式微處理器  

基于FPGA的分布式算法FIR濾波器設(shè)計(jì)

  •   引 言   FIR(finite impulse response)濾波器是數(shù)字信號(hào)處理系統(tǒng)中最基本的元件,它可以在保證任意幅頻特性的同時(shí)具有嚴(yán)格的線性相頻特性,同時(shí)其單位沖激響應(yīng)是有限的,沒(méi)有輸入到輸出的反饋,是穩(wěn)定的系統(tǒng)。因此,F(xiàn)IR濾波器在通信、圖像處理、模式識(shí)別等領(lǐng)域都有著廣泛的應(yīng)用。   目前FIR濾波器的硬件實(shí)現(xiàn)有以下幾種方式:   一種是使用單片通用數(shù)字濾波器集成電路,這種電路使用簡(jiǎn)單,但是由于字長(zhǎng)和階數(shù)的規(guī)格較少,不易完全滿足實(shí)際需要。雖然可采用多片擴(kuò)展來(lái)滿足要求,但會(huì)增加體積和
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FIR  FPGA  濾波器  MCU和嵌入式微處理器  

FPGA奔向45納米

  •   Altera公司技術(shù)開(kāi)發(fā)副總裁Mojy Chian博士來(lái)到北京,在媒體座談會(huì)上介紹了該公司45nm IC開(kāi)發(fā)的情況。他說(shuō),45nm相對(duì)65nm的優(yōu)勢(shì)要比65nm相對(duì)90nm的優(yōu)勢(shì)更大,同時(shí)開(kāi)發(fā)難度也更高。Altera通過(guò)選擇正確的合作伙伴、采用“第一片硅投產(chǎn)”的方法以及協(xié)作設(shè)計(jì)和工藝開(kāi)發(fā)的方式來(lái)實(shí)現(xiàn)2008年45nm FPGA的生產(chǎn)。   那個(gè)叫Moore的人真幸運(yùn)。他沒(méi)有發(fā)現(xiàn)真正的物理定律。他只不過(guò)總結(jié)并預(yù)測(cè)了半導(dǎo)體產(chǎn)業(yè)的發(fā)展規(guī)律,但他可能比大多數(shù)發(fā)現(xiàn)真正定律的物理學(xué)家都著名。說(shuō)他幸運(yùn),是因?yàn)槟莻€(gè)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  45納米  IC  模擬IC  

C語(yǔ)言平臺(tái) 縮短SoC前期設(shè)計(jì)時(shí)間

  •   在設(shè)計(jì)上能減少結(jié)構(gòu)探索時(shí)間的C語(yǔ)言平臺(tái),在結(jié)構(gòu)上如何以新思考突破?   以往半導(dǎo)體業(yè)者大多使用FPGA(Field Programmable Gate Array)製作樣品(Prototype),接著鎖定幾項(xiàng)晶片重要規(guī)格,依此找出最適合該晶片的結(jié)構(gòu),這種方式最大缺點(diǎn)是作業(yè)時(shí)間非常冗長(zhǎng)。然而,C語(yǔ)言平臺(tái)的設(shè)計(jì)方式則是,利用軟體模擬分析檢討晶片結(jié)構(gòu),以往FPGA平臺(tái)的樣品,大約需要半年左右的結(jié)構(gòu)探索時(shí)間,如果採(cǎi)用C語(yǔ)言平臺(tái)的設(shè)計(jì)方式,只需要花費(fèi)約2周~1個(gè)月的時(shí)間。   目前開(kāi)發(fā)最快的是日本沖電氣,以
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  C語(yǔ)言  SoC  FPGA  MCU和嵌入式微處理器  
共6376條 400/426 |‹ « 398 399 400 401 402 403 404 405 406 407 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473