首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga

FPGA在語(yǔ)音存儲(chǔ)與回放系統(tǒng)中的應(yīng)用

  •   1 引言   隨著數(shù)字信號(hào)處理器、超大規(guī)模集成電路的高速發(fā)展,語(yǔ)音記錄技術(shù)已從模擬錄音階段過(guò)渡到數(shù)字錄音階段。在數(shù)字化錄音技術(shù)中,壓縮后的語(yǔ)音數(shù)據(jù)有些存儲(chǔ)在硬盤中,有些存儲(chǔ)在帶有掉電保護(hù)功能的RAM或FLASH存儲(chǔ)器中。筆者介紹的語(yǔ)音存儲(chǔ)與回放系統(tǒng),未使用專用的語(yǔ)音處理芯片,不需要擴(kuò)展接口電路,只利用FPGA作為核心控制器,就能完成語(yǔ)音信號(hào)的數(shù)字化處理,即實(shí)現(xiàn)語(yǔ)音的存儲(chǔ)與回放。   2 系統(tǒng)總體結(jié)構(gòu)   數(shù)字化語(yǔ)音存儲(chǔ)與回放系統(tǒng)的基本工作原理是將模擬語(yǔ)音信號(hào)通過(guò)模數(shù)轉(zhuǎn)換器(A/D)轉(zhuǎn)換成數(shù)字信號(hào)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  語(yǔ)音存儲(chǔ)  MCU和嵌入式微處理器  

基于FPGA的32 Kbit/s CVSD語(yǔ)音編解碼器的實(shí)現(xiàn)

  •   64 Kbit/s的A律或μ律的對(duì)數(shù)壓擴(kuò)PCM編碼在大容量的光纖通信系統(tǒng)和數(shù)字微波系統(tǒng)中已得到廣泛應(yīng)用,但由于占用較大的傳輸帶寬和具有復(fù)雜的成幀結(jié)構(gòu),PCM編碼不適合無(wú)線語(yǔ)音系統(tǒng)的應(yīng)用。連續(xù)可變斜率增量(Continuously Variable Slope Delta,CVSD)調(diào)制以其較低的應(yīng)用難度、成本和編碼速率,較好的語(yǔ)音質(zhì)量廣泛應(yīng)用于戰(zhàn)術(shù)通信網(wǎng)、衛(wèi)星通信、藍(lán)牙等無(wú)線語(yǔ)音傳輸領(lǐng)域。近年來(lái)FPGA不斷發(fā)展演化,并在構(gòu)架方面針對(duì)DSP應(yīng)用有了顯著增強(qiáng)。這些增強(qiáng)使得FPGA能夠支持各領(lǐng)域的眾多復(fù)雜D
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  CVSD  語(yǔ)音編解碼器  MCU和嵌入式微處理器  

基于FPGA的32Kbit/s CVSD語(yǔ)音編解碼器的實(shí)現(xiàn)

  • 筆者結(jié)合FPGA的靈活性、強(qiáng)大的數(shù)字信號(hào)處理能力、較短的開發(fā)周期,提出了基于FPGA的32 Kbit/s CVSD語(yǔ)音編解碼器。
  • 關(guān)鍵字: FPGA  CVSD  Kbit  32    

采用AVR單片機(jī)對(duì)FPGA進(jìn)行配置

  •     Altera公司的ACEX、FLEX等系列的FPGA芯片應(yīng)用廣泛,但其FPGA基于SRAM結(jié)構(gòu),決定電路邏輯功能的編程數(shù)據(jù)存儲(chǔ)于SRAM中。由于SRAM的易失性,每次上電時(shí)必須重新把編程數(shù)據(jù)裝載到SRAM中,這一過(guò)程就是FPGA的配置過(guò)程。FPGA的配置分為主動(dòng)式和被動(dòng)式。在主動(dòng)模式下,F(xiàn)PGA上電后主動(dòng)將配置數(shù)據(jù)從專用的EPROM(如EPC1,EPC2等)加載到SRAM中。被動(dòng)模式下,F(xiàn)PGA為從屬器件,由相應(yīng)的控制電路或微處理器控制配置過(guò)程,包括通過(guò)下載
  • 關(guān)鍵字: 單片機(jī)  FPGA  MCU和嵌入式微處理器  

FPGA的堆疊封裝,欲革背板與SoC的命

  •   FPGA最基本的應(yīng)用是橋接。隨著FPGA的門數(shù)不斷提高,雄心勃勃的FPGA巨頭們?cè)缫巡粷M足這些,他們向著信號(hào)處理、互聯(lián)性和高速運(yùn)算方向發(fā)展。未來(lái),F(xiàn)PGA還有望與模擬和存儲(chǔ)器廠商合作,做出SIP(堆疊封裝)。   最近,筆者訪問(wèn)了Xilinx公司的CTO Ivo Bolsens,他說(shuō)未來(lái)的FPGA一方面是在功耗、性能、價(jià)格方面進(jìn)行不停地改進(jìn),未來(lái)將出現(xiàn)革命性的變化就是利用推迭封裝(SIP),一個(gè)封裝里面放多個(gè)裸片的技術(shù),那么FPGA平臺(tái)可能就會(huì)成為一個(gè)標(biāo)準(zhǔn)的、虛擬的SoC(Virtual SoC)的
  • 關(guān)鍵字: FPGA  SoC  MCU和嵌入式微處理器  

基于FPGA的計(jì)算機(jī)防視頻信息泄漏系統(tǒng)設(shè)計(jì)

  •   假如顯示終端為數(shù)字微鏡DMD(Digital MicromirrorDevice)顯示器。該顯示器將計(jì)算機(jī)每個(gè)像素點(diǎn)的圖像信號(hào)經(jīng)過(guò)數(shù)字光處理DLP(Digital Light Processing)后,存入SDRAM雙向緩存器,當(dāng)一幀圖像接收完畢時(shí),內(nèi)部數(shù)據(jù)處理電路同時(shí)激發(fā)各像素點(diǎn)對(duì)應(yīng)的微鏡運(yùn)動(dòng),完成一幀圖像的顯示。DMD顯示器峰值數(shù)字驅(qū)動(dòng)電壓不超過(guò)33.5V,電磁輻射很低,且各微鏡片同時(shí)驅(qū)動(dòng),形成相互干擾的向外輻射信號(hào),解碼難度極大,從而使其成為無(wú)信息泄漏的顯示器。此時(shí),視頻電纜的輻射在整個(gè)視頻通路
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  視頻信息  MCU和嵌入式微處理器  

嵌入式系統(tǒng)中從串配置FPGA的實(shí)現(xiàn)

  •   本文主要論述在ARM嵌入式系統(tǒng)中如何實(shí)現(xiàn)FPGA從串配置的方法,將系統(tǒng)程序及配置數(shù)據(jù)存儲(chǔ)在系統(tǒng)Flash中,利用ARM的通用I/O口產(chǎn)生配置時(shí)序,省去專用的配置PROM。   文中ARM微處理器采用samsung公司的ARM7TDMI系列中的S3C4480X,F(xiàn)PGA采用xilinx   公司spartan3E系列中的XC3S100E,詳細(xì)討論FPGA的從串配置的時(shí)序,同時(shí)論述S3C4480X從串配置spartan3E系列FPGA的軟、硬件實(shí)現(xiàn)方法。實(shí)踐證明,該方法在成本、體積、靈活性上均具有優(yōu)勢(shì)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  嵌入式  FPGA  MCU和嵌入式微處理器  

基于FPGA的TDI-CCD時(shí)序電路的設(shè)計(jì)

  • 文中較為詳細(xì)地介紹了TDI-CCD的結(jié)構(gòu)和工作原理,并根據(jù)工程項(xiàng)目所使用的IL-E2 TDI-CCD的特性,設(shè)計(jì)了一種基于現(xiàn)場(chǎng)可編程門陣列 (FPGA) 的TDI-CCD時(shí)序電路
  • 關(guān)鍵字: FPGA  CCD  TDI  時(shí)序電路    

在嵌入式系統(tǒng)中用FPGA進(jìn)行開發(fā)的幾個(gè)發(fā)展方向

  •     顧名思義,嵌入式系統(tǒng)指的是嵌入到系統(tǒng)內(nèi)部的計(jì)算機(jī)系統(tǒng),是面向特定應(yīng)用設(shè)計(jì)的專用計(jì)算機(jī)系統(tǒng)。     早期的嵌入式系統(tǒng)一般是以通用處理器或單片機(jī)為核心,在外圍電路中加入存儲(chǔ)器、功率驅(qū)動(dòng)器、通信接口、顯示接口、人機(jī)輸入接口等外圍接口,再加上應(yīng)用軟件,有些還加上了嵌入式操作系統(tǒng),從而構(gòu)成完整的系統(tǒng)。   隨著微電子技術(shù)的進(jìn)步,SoC已經(jīng)在很多應(yīng)用中取代了傳統(tǒng)的以單片機(jī)為中心的架構(gòu),將很多外設(shè)和存儲(chǔ)器集成在一個(gè)芯片中,使系統(tǒng)的
  • 關(guān)鍵字: 嵌入式系統(tǒng)  FPGA  MCU和嵌入式微處理器  

FPGA助力高端存儲(chǔ)器接口設(shè)計(jì)

  • 高性能系統(tǒng)設(shè)計(jì)師在滿足關(guān)鍵時(shí)序余量的同時(shí)要力爭(zhēng)獲得更高性能,而存儲(chǔ)器接口設(shè)計(jì)則是一項(xiàng)艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來(lái)把數(shù)據(jù)和時(shí)鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內(nèi)部利用時(shí)鐘來(lái)鎖存數(shù)據(jù),此舉可消除接口控制問(wèn)題(例如在存儲(chǔ)器和FPGA間的信號(hào)傳遞時(shí)間),但也為設(shè)計(jì)師帶來(lái)了必須解決的新挑戰(zhàn)。  關(guān)鍵問(wèn)題之一就是如何滿足各種讀取數(shù)據(jù)捕捉需求以實(shí)現(xiàn)高速接口。隨著數(shù)據(jù)有效窗越來(lái)越小,該問(wèn)題也益發(fā)重要;同時(shí),更具挑戰(zhàn)性的問(wèn)題是,如何讓接收到的時(shí)鐘與數(shù)據(jù)中
  • 關(guān)鍵字: FPGA  存儲(chǔ)器  接口  模擬IC  

FPGA助力高端存儲(chǔ)器接口設(shè)計(jì)

  •   高性能系統(tǒng)設(shè)計(jì)師在滿足關(guān)鍵時(shí)序余量的同時(shí)要力爭(zhēng)獲得更高性能,而存儲(chǔ)器接口設(shè)計(jì)則是一項(xiàng)艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來(lái)把數(shù)據(jù)和時(shí)鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內(nèi)部利用時(shí)鐘來(lái)鎖存數(shù)據(jù),此舉可消除接口控制問(wèn)題(例如在存儲(chǔ)器和FPGA間的信號(hào)傳遞時(shí)間),但也為設(shè)計(jì)師帶來(lái)了必須解決的新挑戰(zhàn)。   關(guān)鍵問(wèn)題之一就是如何滿足各種讀取數(shù)據(jù)捕捉需求以實(shí)現(xiàn)高速接口。隨著數(shù)據(jù)有效窗越來(lái)越小,該問(wèn)題也益發(fā)重要;同時(shí),更具挑戰(zhàn)性的問(wèn)題是,如何讓接收到的時(shí)鐘與數(shù)據(jù)中心
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  存儲(chǔ)器  接口  存儲(chǔ)器  

用FPGA實(shí)現(xiàn)數(shù)據(jù)遠(yuǎn)距離的高精度傳輸

  •   1 意義   簡(jiǎn)單的多機(jī)間數(shù)據(jù)通信在我們的設(shè)計(jì)中很普遍,一般情況下數(shù)據(jù)傳輸距離很短,不會(huì)超過(guò)百十m,因此僅采用雙絞線加RS232或RS485標(biāo)準(zhǔn)就可以有效傳輸。但有時(shí)多機(jī)之間的距離也會(huì)很遠(yuǎn),如我們所設(shè)計(jì)的一個(gè)氣象項(xiàng)目,就要求子站遍布在基站1km范圍內(nèi)。因此在考慮成本、不增加很多設(shè)備的前提下,有效防止噪聲干擾,保證子站與基站的數(shù)據(jù)高精確傳輸就很重要。      通常多機(jī)短距通信中,可以在收發(fā)端加入奇校驗(yàn)、累加和校驗(yàn)等出錯(cuò)就重發(fā)的防噪聲措施;但以上措施都只能檢錯(cuò),不能糾錯(cuò),也就是說(shuō)傳輸過(guò)程
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  數(shù)據(jù)  傳輸  MCU和嵌入式微處理器  

基于FPGA的RFID系統(tǒng)解碼模塊設(shè)計(jì)

  •   RFID技術(shù)(radio frequency identification)是一種非接觸式智能識(shí)別技術(shù),它通過(guò)射頻信號(hào)自動(dòng)識(shí)別目標(biāo)對(duì)象并獲得相關(guān)信息。整個(gè)識(shí)別過(guò)程無(wú)需人工介入,可同時(shí)識(shí)別多個(gè)對(duì)象并可以識(shí)別高速運(yùn)動(dòng)的物體,操作簡(jiǎn)單,廣泛應(yīng)用在車輛自動(dòng)識(shí)別系統(tǒng)、物流管理與監(jiān)控、倉(cāng)庫(kù)管理、門禁系統(tǒng)以及軍事等領(lǐng)域。   RFID系統(tǒng)由三部分組成:讀頭、天線和電子標(biāo)簽,如圖1所示。      其中讀頭是整個(gè)系統(tǒng)的核心部分,控制整個(gè)識(shí)別過(guò)程中與標(biāo)簽之間的通信,并提供與后臺(tái)計(jì)算機(jī)的接口。天線用來(lái)發(fā)送
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  RFID  系統(tǒng)解碼  RF  IF  

賽靈思推出一系列PCI Express協(xié)議解決方案

  • 賽靈思公司宣布推出一系列基于賽靈思Virtex™-5 LXT FPGA的PCI Express®協(xié)議解決方案。這些解決方案包括由獨(dú)立設(shè)計(jì)服務(wù)商和IP供應(yīng)商組成的賽靈思生態(tài)系統(tǒng)合作伙伴提供的軟件/驅(qū)動(dòng)開發(fā)套件、參考設(shè)計(jì)以及IP。這些解決方案提供的兼容技術(shù)使用戶能夠快速進(jìn)入PCI Express產(chǎn)品的開發(fā),從而加快產(chǎn)品的上市速度。這些生態(tài)系統(tǒng)解決方案由CG-CoreEl systems、Jungo和Northwest Logic公
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  賽靈思  PCI  Express  FPGA  單板計(jì)算機(jī)  

醫(yī)療半導(dǎo)體市場(chǎng)潛力大 便攜式應(yīng)用最熱門

  • 英特爾公司前CEO貝瑞特曾經(jīng)預(yù)言,醫(yī)療產(chǎn)品將帶動(dòng)全球半導(dǎo)體產(chǎn)業(yè)快速增長(zhǎng)。飛利浦公司也通過(guò)出售半導(dǎo)體業(yè)務(wù)將精力集中在醫(yī)療和消費(fèi)電子業(yè)務(wù)上,可以預(yù)見,醫(yī)療半導(dǎo)體市場(chǎng)將成為半導(dǎo)體產(chǎn)業(yè)發(fā)展的一大熱點(diǎn)。那么,醫(yī)療電子和醫(yī)療半導(dǎo)體市場(chǎng)最近取得的令人興奮的進(jìn)展有哪些?主流半導(dǎo)體公司如何預(yù)測(cè)醫(yī)療電子和醫(yī)療半導(dǎo)體市場(chǎng)的規(guī)模?DSP、無(wú)線技術(shù)、高精度模擬器件(HPA)、FPGA等產(chǎn)品在醫(yī)療電子市場(chǎng)的應(yīng)用前景如何?便攜式醫(yī)療設(shè)備產(chǎn)品對(duì)半導(dǎo)體產(chǎn)品主要提出哪些要求?主流半導(dǎo)體供應(yīng)商對(duì)醫(yī)療半導(dǎo)體市場(chǎng)有哪些規(guī)劃?本報(bào)特邀請(qǐng)全球著名的半
  • 關(guān)鍵字: 模擬技術(shù)  電源技術(shù)  醫(yī)療半導(dǎo)體  模擬器  FPGA  
共6376條 401/426 |‹ « 399 400 401 402 403 404 405 406 407 408 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473