首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga

基于FPGA的總線型LVDS通信系統(tǒng)設(shè)計

  • 本文介紹一種基于總線型LVDS的通信系統(tǒng)方案,以及利用FPGA芯片實現(xiàn)系統(tǒng)核心模塊的設(shè)計方法。
  • 關(guān)鍵字: FPGA  LVDS  總線  通信    

基于FPGA的多路模擬量、數(shù)字量采集與處理系統(tǒng)

  • 提出一種基于FPGA技術(shù)的多路模擬量、數(shù)字量采集與處理系統(tǒng)的設(shè)計方案,分析整個系統(tǒng)的結(jié)構(gòu),并討論FPGA內(nèi)部硬件資源的劃分和軟件的設(shè)計方案等。
  • 關(guān)鍵字: FPGA  多路  模擬量  數(shù)字量采集    

固定幾何結(jié)構(gòu)的FFT算法及其FPGA實現(xiàn)

  • 固定幾何結(jié)構(gòu)的FFT算法及其FPGA實現(xiàn)。
  • 關(guān)鍵字: FPGA  FFT  幾何  算法    

基于FPGA的高速高精度頻率測量的研究

  • 本文介紹的測頻方法,不僅消除了直接測頻方法中對測量頻率需要采用分段測試的局際,而且在整個測試頻段內(nèi)能夠保持高精度不變。
  • 關(guān)鍵字: FPGA  高精度  頻率  量的研究    

PSD813F2在FPGA配置中的應(yīng)用

  • 可編程外圍器件PSD應(yīng)用于單片機系統(tǒng)后,簡化了單片機外圍電路的設(shè)計,增加了系統(tǒng)的可靠性;利用PSD與單片機組成的系統(tǒng),通過計算機串口對FPGA進行實時在線編程、仿真和配置。
  • 關(guān)鍵字: 813F  FPGA  PSD  813    

用PowerPC860實現(xiàn)FPGA配置

  • 介紹如何用PowerPC860(MPC860)進行FPGA(Xilinx的Virtex-II系列)的配置;給出進行FPGA配置所需的詳細(xì)時序圖和原理圖。
  • 關(guān)鍵字: PowerPC  FPGA  860    

利用FPGA實現(xiàn)MMC2107與SDRAM接口設(shè)計

  • 介紹基于現(xiàn)場可編程門陣列(FPGA),利用VHDL語言設(shè)計實現(xiàn)MMC2107與SDRAM接口電路。文中包括MMC2107組成結(jié)構(gòu)、SDRAM存儲接口結(jié)構(gòu)和SDRAM控制狀態(tài)機的設(shè)計。
  • 關(guān)鍵字: SDRAM  FPGA  MMC    

用TMS320LF2407和FPGA實現(xiàn)電能質(zhì)量監(jiān)測

  • 提出用TMS320LF2407和FPGA實現(xiàn)電能監(jiān)測的一種方案,闡述各模塊的設(shè)計和實現(xiàn)方法,本方案中,F(xiàn)PGA用于采樣16路交流信號并進行64次諧波分析。
  • 關(guān)鍵字: 質(zhì)量  監(jiān)測  電能  實現(xiàn)  FPGA  TMS320LF2407  

Vitex-4平臺FPGA

  •   Xilinx公司基于ASMBLTM(Advanced Silicon Modular Block)架構(gòu)最近推出第4代Virtex系列器件Vitex-4平臺FPGA,成為具有成本優(yōu)勢的ASIC和ASSP替代解決方案。 Vitex-4平臺FPGA   Vitex-4平臺FPGA系列(Vitex-4 LX、SX、FX)提供不同的內(nèi)核功能組合(見圖1)。邏輯、存儲器、并行和串行I/O、嵌入式處理器、高性能DSP、增強時鐘管理、硬IP、混合信號以及其他功能模塊的優(yōu)化組合使Vitex-4系列可以完美地滿足特定
  • 關(guān)鍵字: FPGA  嵌入式  

使用LeonardoSpectrum綜合Xilinx FPGA的VHDL程序

  • 摘   要: 本文總結(jié)了使用LeonardoSpectrum綜合Xilinx FPGA的VHDL程序應(yīng)用,以及在VHDL中使用不同類型RAM的方法。關(guān)鍵詞: LeonardoSpectrum;FPGA;VHDLLeonardoSpectrum 是Mentor Graphics公司設(shè)計的功能強大的EPLD/FPGA/ASIC綜合工具,支持大部分EPLD/FPGA廠商的產(chǎn)品。LeonardoSpectrum支持VHDL、Verilog、EDIF的綜合、優(yōu)化和定時分析,可
  • 關(guān)鍵字: FPGA  LeonardoSpectrum  VHDL  

一種近距雷達目標(biāo)檢測信號處理的FPGA實現(xiàn)

  • 摘   要: 本文在闡述某種近距雷達目標(biāo)檢測原理和FPGA技術(shù)發(fā)展?fàn)顩r的基礎(chǔ)上,著重討論用FPGA設(shè)計高性能的數(shù)字信號處理系統(tǒng)的方法,并給出一個應(yīng)用實例。關(guān)鍵詞:  FPGA;近距雷達;目標(biāo)檢測;數(shù)字信號處理前言FPGA及其相關(guān)技術(shù)是當(dāng)代微電子技術(shù)迅速發(fā)展的產(chǎn)物,目前已經(jīng)成為開發(fā)復(fù)雜數(shù)字系統(tǒng)的主要方式之一。某近距雷達系統(tǒng)要求利用在與被探測目標(biāo)的短暫交會過程中,對獲得的多普勒信號進行頻譜分析并完成動目標(biāo)的識別檢測。交會的短暫性對信號處理系統(tǒng)的實時性提出了嚴(yán)格的要求,在
  • 關(guān)鍵字: FPGA  近距雷達  目標(biāo)檢測  數(shù)字信號處理  

精確綜合:下一代FPGA綜合平臺

  • 概述 電子系統(tǒng)設(shè)計正在發(fā)生著重要的轉(zhuǎn)變。可編程邏輯器件使設(shè)計者可以開發(fā)具有千萬門以上、頻率超過300MHz以及嵌入式處理器的電路,能夠集成完整的系統(tǒng)。這一技術(shù)進步通過提供ASIC領(lǐng)域之外的全面的方法,正在引起設(shè)計過程的轉(zhuǎn)變。在迅速變化的可編程邏輯領(lǐng)域,EDA提供商面臨的挑戰(zhàn)是,如何提供與硅容量和復(fù)雜性同步的設(shè)計工具和方法。例如,ASIC領(lǐng)域用了15年來合并硅處理和基于可靠的功能性EDA軟件的設(shè)計方法。這種ASIC技術(shù)曾經(jīng)是工業(yè)領(lǐng)域的驅(qū)動力和發(fā)展方向。可以說ASIC處理造就了電子工業(yè)廉價的方案,導(dǎo)
  • 關(guān)鍵字: FPGA  

GPIB接口的FPGA實現(xiàn)

  • 電子設(shè)計應(yīng)用2004年第10期摘    要:GPIB接口是測試儀器中常用的接口方式。通過將接口設(shè)計分解為同步狀態(tài)機設(shè)計和寄存器讀寫電路設(shè)計,采用Verilog語言實現(xiàn)了滿足IEEE488.1協(xié)議的IP Core設(shè)計。將此IP Core固化到FPGA芯片中即可實現(xiàn)GPIB各種接口功能。關(guān)鍵詞:GPIB接口;狀態(tài)機;FPGA引言在自動測試領(lǐng)域中,GPIB通用接口是測試儀器常用的接口方式,具有一定的優(yōu)勢。通過GPIB組建自動測試系統(tǒng)方便且費用低廉。而GPIB控制芯片是自動測試系統(tǒng)中
  • 關(guān)鍵字: FPGA  GPIB接口  狀態(tài)機  

實現(xiàn)FPGA與PC的串行通信

  • 電子設(shè)計應(yīng)用2004年第10期摘    要:本文主要介紹了基于FPGA技術(shù)實現(xiàn)與PC串行通信的過程,給出了各個模塊的具體實現(xiàn)方法,分析了實現(xiàn)結(jié)果,驗證了串行通信的正確性。關(guān)鍵詞:串行通信;FPGA引言串行通信即串行數(shù)據(jù)傳輸,實現(xiàn)FPGA與PC的串行通信在實際中,特別是在FPGA的調(diào)試中有著很重要的應(yīng)用。調(diào)試過程一般是先進行軟件編程仿真,然后將程序下載到芯片中驗證設(shè)計的正確性,目前還沒有更好的工具可以在下載后實時地對FPGA的工作情況和數(shù)據(jù)進行分析。通過串行通信,可以向FPGA
  • 關(guān)鍵字: FPGA  串行通信  

應(yīng)用SoPC Builder開發(fā)電子系統(tǒng)

  • 電子設(shè)計應(yīng)用2004年第9期摘    要:本文從系統(tǒng)總線設(shè)計、用戶自定義指令和FPGA協(xié)處理器的應(yīng)用這三個方面詳細(xì)介紹了如何應(yīng)用SoPC設(shè)計思想和SoPC Builder工具來開發(fā)電子系統(tǒng)。通過應(yīng)用SoPC Builder開發(fā)工具,設(shè)計者可以擺脫傳統(tǒng)的、易于出錯的軟硬件設(shè)計細(xì)節(jié),從而達到加快項目開發(fā)、縮短開發(fā)周期、節(jié)約開發(fā)成本的目的。關(guān)鍵詞:SoPC;SoPC Builder;FPGA引言隨著技術(shù)的進一步發(fā)展,SoC設(shè)計面臨著一些諸如如何進行軟硬件協(xié)同設(shè)計,如何縮短電子產(chǎn)品開
  • 關(guān)鍵字: FPGA  SoPC  SoPC  Builder  
共6376條 423/426 |‹ « 417 418 419 420 421 422 423 424 425 426 »

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473