首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fsp:fpga-pcb

堅(jiān)持創(chuàng)新,共同成長(zhǎng)

  •   掐指一算,我現(xiàn)在已經(jīng)算是賽靈思中國(guó)最“老”的員工了 - 從2001年加入美國(guó)賽靈思,從研發(fā)到產(chǎn)品應(yīng)用,直到2010年回國(guó)轉(zhuǎn)入技術(shù)銷售團(tuán)隊(duì),已經(jīng)整整13個(gè)年頭了。賽靈思是我的第一份工作,我對(duì)它自然是有一份特殊的感情,但究竟是哪些方面這么一直吸引我呢?很多,但有兩點(diǎn)是毋庸置疑的:創(chuàng)新和空間。   創(chuàng)新   賽靈思是業(yè)界的技術(shù)領(lǐng)導(dǎo)者,是一家鼓勵(lì)創(chuàng)新,崇尚技術(shù)領(lǐng)先的公司。從我剛進(jìn)公司起,老員工們告訴我最多的就是,在賽靈思,技術(shù)創(chuàng)新是自下而上的。公司鼓勵(lì)員工研發(fā)新技術(shù),改進(jìn)流程,創(chuàng)新
  • 關(guān)鍵字: 賽靈思  FAE  FPGA  

賽靈思不可思議的30年

  •   1984年 Ross Freeman、Jim Barnett和Bernie Vonderschmit 在硅谷創(chuàng)辦 賽靈思(Xilinx) 的時(shí)候,我剛剛從北航大學(xué)畢業(yè)。30年后的今天賽靈思 已經(jīng)是擁有3500人,3500多專利,市值百億的大型半導(dǎo)體企業(yè)。賽靈思無論是它的世界第一顆FPGA芯片、Virtex、Spartan、嵌入式可編程處理器MicroBalze和Zynq ,還是設(shè)計(jì)工具ISE,賽靈思的技術(shù)和產(chǎn)品在工業(yè)和學(xué)士界都贏得了巨大的影響和聲譽(yù), 成功地應(yīng)用在航天、汽車、通訊和消費(fèi)電子各個(gè)領(lǐng)域。我
  • 關(guān)鍵字: 硅谷  賽靈思  FPGA  

發(fā)展的FPGA促使電子技術(shù)不斷進(jìn)步

  •   我大概是在上個(gè)世紀(jì)九十年代初,到香港去做EDA培訓(xùn)的時(shí)候,了解到賽靈思有一款FPGA。當(dāng)時(shí)我通過查電話本,找到貴公司,而且拿到了第一片F(xiàn)PGA回來。那個(gè)時(shí)候因?yàn)槌袚?dān)包括863項(xiàng)目要做芯片對(duì)我們來說都非常難。一個(gè)是投資受不了,一個(gè)是頭一次見面,不見得拿回來就是成功的。   在1994年9月1號(hào),在清華大學(xué)成立了中國(guó)大陸第一個(gè)賽靈思培訓(xùn)中心。我們清華大學(xué)系館門口牌子最后一共掛到26塊,那么賽靈思是第五塊,所以還是比較早地進(jìn)入了中國(guó)。當(dāng)時(shí)由我和楊飛將這個(gè)培訓(xùn)中心辦起來的。大約在96年,我們舉辦了國(guó)內(nèi)第一屆
  • 關(guān)鍵字: EDA  賽靈思  FPGA  

一種基于VHDL的洗衣機(jī)控制器設(shè)計(jì)

  • 摘要:為降低設(shè)計(jì)成本,縮短設(shè)計(jì)周期,提出一種基于VHDL的洗衣機(jī)控制器的設(shè)計(jì)方案。該方案采用模塊化的設(shè)計(jì)思想,并使用狀態(tài)機(jī)完成控制模塊的設(shè)計(jì)。整個(gè)系統(tǒng)在QuartusⅡ開發(fā)平臺(tái)上完成設(shè)計(jì)、編譯和仿真,并在FPGA硬件實(shí)驗(yàn)箱上進(jìn)行測(cè)試。仿真波形和測(cè)試結(jié)果均表明該設(shè)計(jì)方案切實(shí)可行。 為提高洗衣機(jī)控制系統(tǒng)的智能性,以及定時(shí)和轉(zhuǎn)速的精確度,目前洗衣機(jī)控制系統(tǒng)通常采用數(shù)字電路而不是傳統(tǒng)的機(jī)械式控制。隨著EDA(Electronic Design Automation,電子設(shè)計(jì)自動(dòng)化)技術(shù)的發(fā)展,采用硬件描述語(yǔ)言在
  • 關(guān)鍵字: FPGA  VHDL  

市場(chǎng)景氣變化快PCB廠訂單交期僅要三周

  •   在臺(tái)商PCB廠對(duì)于今年景氣轉(zhuǎn)趨樂觀同時(shí),PCB曝光機(jī)設(shè)備廠川寶科技(1595)在2014年以來的業(yè)績(jī)也出現(xiàn)明顯成長(zhǎng),首季財(cái)報(bào)每股稅后盈余達(dá)2.39元,川寶科技董事長(zhǎng)張鴻明在蘇州參展前接受訪問時(shí)指出,川寶科技在第2季仍有不錯(cuò)的業(yè)績(jī)表現(xiàn)。   第10屆華東電路板暨表面貼裝展覽會(huì)(2014CTEXEXPO)14日在蘇州國(guó)際博覽中心隆重登場(chǎng),包括上銀(2049)、志圣(2467)、川寶、港建(3093)、陽(yáng)程(3498)及牧德(3563)等重要PCB設(shè)備廠都參展,爭(zhēng)取復(fù)蘇中的PCB產(chǎn)業(yè)設(shè)備采購(gòu)商機(jī)。張鴻明則
  • 關(guān)鍵字: PCB  電路板  

PCB需求看俏CMK今年度拼轉(zhuǎn)盈

  •   日本印刷電路板(PCB)大廠CMK12日于日股盤后公布上年度(2013年度;2013年4月-2014年3月)財(cái)報(bào):車用PCB銷售雖強(qiáng)勁,惟因手機(jī)、數(shù)位相機(jī)及游戲機(jī)用PCB銷售下滑,拖累合并營(yíng)收年減2.3%至710.31億日?qǐng)A,合并營(yíng)益自前一個(gè)年度(2012年度)的盈余4.34億日?qǐng)A轉(zhuǎn)為虧損11.09億日?qǐng)A,合并純益也因提列關(guān)閉子公司等事業(yè)結(jié)構(gòu)改革費(fèi)用而自前一個(gè)年度的盈余7.12億日?qǐng)A轉(zhuǎn)為虧損49.55億日?qǐng)A。   CMK于1月17日宣布,計(jì)畫于2014年4月30日關(guān)閉旗下PCB生產(chǎn)據(jù)點(diǎn)「山梨三光」、
  • 關(guān)鍵字: PCB  手機(jī)  

基于FPGA+DSP的頻譜監(jiān)測(cè)儀設(shè)計(jì)及實(shí)現(xiàn)

  • 隨著微波技術(shù)的廣泛發(fā)展,空間和地面電磁環(huán)境越來越復(fù)雜,無線電頻譜資源作為公共資源的一種,需要頻譜管理部門進(jìn)行有效的分配和監(jiān)控。特別是在頻帶日益擁擠、自然和人為干擾日益增大的情況下,頻譜監(jiān)測(cè)系統(tǒng)有必要進(jìn)行監(jiān)測(cè),檢測(cè)存在的干擾,以便采取措施將影響降至最低,確保頻譜資源得到合理的利用。 電磁頻譜監(jiān)測(cè)分析儀是應(yīng)對(duì)當(dāng)前電磁信號(hào)頻譜檢測(cè)挑戰(zhàn),兼?zhèn)涓叻直媛屎透咚阉魉俣鹊臋z測(cè)設(shè)備。頻率分辨率的提高意味著幅度檢測(cè)靈敏度和頻率分辨能力雙提升、因此其高分辨率、高速掃描的特點(diǎn)意味著在電磁信號(hào)檢測(cè)領(lǐng)域擁有強(qiáng)大的檢測(cè)效率。本系統(tǒng)采
  • 關(guān)鍵字: FPGA  DSP  

基于FPGA+DSP的紅外信息數(shù)據(jù)處理系統(tǒng)設(shè)計(jì)

  • 現(xiàn)代空戰(zhàn)中,光電對(duì)抗裝備在戰(zhàn)爭(zhēng)中扮演著重要的角色,而紅外偵測(cè)與跟蹤系統(tǒng)由于采用的無源探測(cè)技術(shù),因此與雷達(dá)等主動(dòng)探測(cè)系統(tǒng)相比具有隱身性強(qiáng)、抗干擾能力好和小型化程度高等優(yōu)點(diǎn),受到業(yè)內(nèi)的關(guān)注。新一代紅外成像導(dǎo)引系統(tǒng)須具備高精度、處理速度快、實(shí)時(shí)性強(qiáng)且反應(yīng)時(shí)間短等特點(diǎn),這便要求圖像處理計(jì)算機(jī)能滿足圖像處理中大數(shù)據(jù)量、復(fù)雜運(yùn)算、實(shí)時(shí)性強(qiáng)、高傳輸率和穩(wěn)定可靠等要求。文中從工作原理、硬件及軟件3個(gè)方面介紹了基于DSP和FPGA芯片的紅外信息數(shù)據(jù)處理系統(tǒng)設(shè)計(jì)方法。 1紅外制導(dǎo)控制系統(tǒng)硬件總體設(shè)計(jì) 紅外信息數(shù)據(jù)處理系統(tǒng)
  • 關(guān)鍵字: FPGA  DSP  

基于FPGA的定時(shí)同步算法設(shè)計(jì)

  • 摘要 文中對(duì)適用于高速突發(fā)通信的基于數(shù)字濾波平方的定時(shí)同步算法進(jìn)行了研究。通過對(duì)在高速數(shù)據(jù)傳輸通信中,該定時(shí)同步環(huán)路的定時(shí)誤差估計(jì)模塊進(jìn)行并行結(jié)構(gòu)實(shí)現(xiàn),大幅降低了系統(tǒng)對(duì)于時(shí)鐘的要求,且更加易于實(shí)現(xiàn);將文中所提定時(shí)控制部分與其他文獻(xiàn)中的方法做了對(duì)比,表明所用方法可以達(dá)到更好的效果。最后進(jìn)行的Matlab仿真以及硬件實(shí)現(xiàn),結(jié)果表明,該環(huán)路可以實(shí)現(xiàn)突發(fā)與非突發(fā)情況下的高速數(shù)傳定時(shí)同步。 目前,數(shù)字通信系統(tǒng)正向高速全數(shù)字化方向發(fā)展。在全數(shù)字接收機(jī)定時(shí)同步中,主要包括兩個(gè)關(guān)鍵點(diǎn):定時(shí)誤差估計(jì)和定時(shí)控制。傳統(tǒng)的定時(shí)
  • 關(guān)鍵字: FPGA  Gardner  

一種基于FPGA的QC_LDPC碼的譯碼器設(shè)計(jì)

  • 摘要 針對(duì)QC_LDPC碼的短環(huán)對(duì)碼性能的重要影響,采用了1種圍數(shù)為8的QC_LDPC碼設(shè)計(jì)。算法首先分別對(duì)3個(gè)不同的子矩陣進(jìn)行移位運(yùn)算,每個(gè)子矩陣分別與它們移位后生成的子矩陣共同組合形成1個(gè)新的子矩陣,然后再將新生成的3個(gè)子矩陣組合成1個(gè)矩陣構(gòu)成基陣,最后將該矩陣轉(zhuǎn)置后用單位矩陣及其移位矩陣隨機(jī)擴(kuò)展即可得到所需校驗(yàn)矩陣。根據(jù)該校驗(yàn)矩陣的特殊結(jié)構(gòu),采用分層迭代譯碼算法,選用Altera公司的Stratix III系列FPGA,實(shí)現(xiàn)碼率為1/2、碼長(zhǎng)為3456的正規(guī)(3,6)QC_LDPC碼譯碼器的布局布線
  • 關(guān)鍵字: FPGA  QC_LDPC  

擺脫低成長(zhǎng) 今年P(guān)CB產(chǎn)業(yè)將跟低潮說再見

  •   今年印刷電路板(PCB)產(chǎn)業(yè)終于擺脫先前連續(xù)三年的低成長(zhǎng)!根據(jù)臺(tái)灣電路協(xié)會(huì)與工研院在第一季中旬共同舉辦的研討會(huì)中指出,今年歐、美兩大消費(fèi)市場(chǎng)重新打開了消費(fèi)與采購(gòu)的大門,有效拉升了市場(chǎng)對(duì)于電子產(chǎn)品的需求,其中屬于核心零組件之一的PCB來說,當(dāng)然直接受益。   工研院也同時(shí)預(yù)估,2014年兩岸臺(tái)商PCB產(chǎn)業(yè)的產(chǎn)值將會(huì)成長(zhǎng)2.66%,換算產(chǎn)值規(guī)模將上看新臺(tái)幣5330億元,打破過去三年來均只能維持約1%左右的低成長(zhǎng)態(tài)勢(shì)。   對(duì)應(yīng)國(guó)內(nèi)的PCB族群,軟板產(chǎn)業(yè)在蘋果訂單的加持下,仍維持強(qiáng)勁的成長(zhǎng)動(dòng)能,
  • 關(guān)鍵字: PCB  IC載板  

內(nèi)存PCB工廠著火 4GB/DDR3單日上漲10%

  •   內(nèi)存價(jià)格暴漲的原因初步明朗,5月9日上午9時(shí)許,江蘇無錫健鼎工廠發(fā)生火災(zāi)!健鼎主要從事印刷電路板生產(chǎn),除了供應(yīng)內(nèi)存條外,還涉及液晶,硬盤,移動(dòng)電話等多種電子產(chǎn)品。換而言之,這對(duì)內(nèi)存條制造有重大影響!   江蘇無錫健鼎工廠火災(zāi)III現(xiàn)場(chǎng)(圖片來自新浪微博)   注:該廠位居全球印刷電路制造廠前四名,內(nèi)存條全球第一名,液晶器PCB全球第一名,大陸PCB營(yíng)業(yè)額百?gòu)?qiáng)第一。   經(jīng)常光顧ZOL內(nèi)存硬盤頻道的網(wǎng)友,多少了解內(nèi)存廠家和炒家的炒作能力。只要有一點(diǎn)風(fēng)吹草動(dòng),內(nèi)存價(jià)格就會(huì)一哄而上。目前臺(tái)
  • 關(guān)鍵字: PCB  內(nèi)存  

基于FPGA的北斗QPSK信號(hào)調(diào)制器設(shè)計(jì)

  • 摘要 為研制北斗衛(wèi)星導(dǎo)航模擬信號(hào)源,設(shè)計(jì)實(shí)現(xiàn)了北斗QPSK信號(hào)調(diào)制器。文中在分析了北斗衛(wèi)星導(dǎo)航系統(tǒng)B1頻段信號(hào)的正交相移鍵控調(diào)制信號(hào)的基礎(chǔ)上,基于軟件無線電的思想,在FPGA硬件平臺(tái)上實(shí)現(xiàn)了QPSK信號(hào)調(diào)制器,通過功率譜測(cè)試,QPSK解調(diào)和簡(jiǎn)單串口信息傳輸,驗(yàn)證了調(diào)制解調(diào)硬件單元的正確性。 北斗衛(wèi)星導(dǎo)航系統(tǒng)(BeiDou Navigation SatelliteSystem)是我國(guó)正在實(shí)施的自主研發(fā)、完全獨(dú)立運(yùn)行的全球衛(wèi)星導(dǎo)航系統(tǒng),有著廣泛的應(yīng)用前景。北斗衛(wèi)星導(dǎo)航系統(tǒng)信號(hào)采用正交相移鍵控(QPSK)調(diào)制
  • 關(guān)鍵字: FPGA  QPSK  

簡(jiǎn)述PCB設(shè)計(jì)中的數(shù)字電路抗干擾

  • 在電子系統(tǒng)設(shè)計(jì)中,為了少走彎路和節(jié)省時(shí)間,應(yīng)充分考慮并滿足抗干擾性 的要求,避免在設(shè)計(jì)完成后再去進(jìn)行抗干擾的補(bǔ)救措施。形成干擾的基本要素有三個(gè):(1)干擾源,指產(chǎn)生干擾的元件、設(shè)備或信號(hào),用數(shù)學(xué)語(yǔ)言描述如下:du/dt, di/dt大的地方就是干擾源。如:雷電、繼電器、可控硅、電機(jī)、高頻時(shí)鐘等都可 能成為干擾源。 (2)傳播路徑,指干擾從干擾源傳播到敏感器件的通路或媒介。典型的干擾傳 播路徑是通過導(dǎo)線的傳導(dǎo)和空間的輻射。 (3)敏感器件,指容易被干擾的對(duì)象。如:A/D、D/A變換器,單片機(jī),數(shù)字IC,
  • 關(guān)鍵字: PCB  抗干擾  

一種基于DM648和FPGA構(gòu)架的圖像處理方案

  • 摘要:介紹了一種基于DM648和FPGA構(gòu)架的圖像處理方案,闡述了圖像處理模塊的組成原理和結(jié)構(gòu),并對(duì)模塊內(nèi)部電路設(shè)計(jì)和FPGA內(nèi)部圖像處理邏輯進(jìn)行了重點(diǎn)介紹。木文設(shè)計(jì)的圖像處理模塊能夠支持對(duì)高清視頻圖像的切割、縮放、疊加和切換等算法處理。 隨著數(shù)字化時(shí)代的到來,視頻圖像處理作為數(shù)字化的重要組成部分越來越重要,特別是對(duì)高清視頻的處理技術(shù)已經(jīng)成為業(yè)界的研究熱點(diǎn)。本文針對(duì)視頻處理技術(shù)的特點(diǎn)提出了一種支持多種視頻輸入輸出接口的視頻圖像處理硬件解決方案。 1 總體結(jié)構(gòu)及硬件設(shè)計(jì) 1.1 總體結(jié)構(gòu) 本文設(shè)計(jì)的
  • 關(guān)鍵字: FPGA  DM648  
共8328條 210/556 |‹ « 208 209 210 211 212 213 214 215 216 217 » ›|

fsp:fpga-pcb介紹

您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473