首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fsp:fpga-pcb

基于FPGA的偽隨機(jī)序列發(fā)生器設(shè)計(jì)

  • 摘要:討論了應(yīng)用移位寄存器在Ahera的FPGA芯片中實(shí)現(xiàn)線性和非線性偽隨機(jī)序列的方法,該算法基于m序列本原多項(xiàng)式來(lái)獲得線性m序列和非線性m子序列移位寄存器的反饋邏輯式。文中給出了以Altera的QuartusⅡ?yàn)殚_(kāi)發(fā)平臺(tái),并
  • 關(guān)鍵字: FPGA  偽隨機(jī)序列  發(fā)生器    

FPGA芯片在高速數(shù)據(jù)采集緩存系統(tǒng)中的應(yīng)用

  • 摘要:給出了以FPGA為核心邏輯控制模塊的高性能數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方法,并在QuartusII8.0集成環(huán)境中進(jìn)行軟件設(shè)計(jì)和系統(tǒng)仿真,最后給出了新型緩存系統(tǒng)中主要功能模塊的仿真圖形。
    關(guān)鍵詞:FPGA;高速;數(shù)據(jù)采集;緩
  • 關(guān)鍵字: FPGA  芯片  高速數(shù)據(jù)  采集    

基于FPGA+DSP的雷達(dá)回波發(fā)生器設(shè)計(jì)

  • 雷達(dá)回波發(fā)生器利用現(xiàn)代仿真技術(shù)生成蘊(yùn)含雷達(dá)目標(biāo)和環(huán)境信息的模擬雷達(dá)信號(hào),用來(lái)對(duì)雷達(dá)系統(tǒng)進(jìn)行性能測(cè)試和評(píng)估。根據(jù)通用性、靈活性要求,提出了一種基于DSP+FPGA的雷達(dá)回波發(fā)生器的設(shè)計(jì)方法;簡(jiǎn)要介紹了設(shè)計(jì)思想,詳細(xì)闡述了系統(tǒng)的硬件組成和軟件設(shè)計(jì),并給出了測(cè)試結(jié)果并總結(jié)了該雷達(dá)回波發(fā)生器的一些優(yōu)點(diǎn)。
  • 關(guān)鍵字: FPGA  DSP  雷達(dá)回波  發(fā)生器    

基于Simulink的數(shù)據(jù)鏈系統(tǒng)仿真及性能分析

  • 未來(lái)戰(zhàn)場(chǎng)必是網(wǎng)絡(luò)中心戰(zhàn)格局下的系統(tǒng)一體化作戰(zhàn),用于制導(dǎo)的武器數(shù)據(jù)鏈?zhǔn)瞧渲兄匾画h(huán)。通常武器數(shù)據(jù)鏈用...
  • 關(guān)鍵字: Simulink  數(shù)據(jù)鏈系統(tǒng)  仿真  FPGA  

ISPl362在基于FPGA的紅外成像系統(tǒng)中的應(yīng)用

  • 摘要:ISPl362是飛利浦推出的一款USB可編程控制芯片,其內(nèi)部集成了一個(gè)高級(jí)主控制器,一個(gè)外設(shè)控制器,主機(jī)和設(shè)備控制器兼容USB 2.O協(xié)議,支持12 Mb/s的全速傳輸和1.5 Mb/s的低速傳輸;芯片有三種工作模式,即主
  • 關(guān)鍵字: ISPl  FPGA  362  紅外成像系統(tǒng)    

一種基于FPGA的可編程電壓源系統(tǒng)設(shè)計(jì)

  • 0引言可編程電源指某些功能或參數(shù)可以通過(guò)計(jì)算機(jī)軟件編程進(jìn)行控制的電源??删幊屉娫吹膶?shí)現(xiàn)方法...
  • 關(guān)鍵字: FPGA  可編程電壓源  設(shè)計(jì)  Cyclone  

Altera量產(chǎn)發(fā)售低成本低功耗Cyclone IV FPGA

  •   Altera公司今天宣布,開(kāi)始批量發(fā)售Cyclone® IV FPGA。公司還宣布開(kāi)始提供基于Cyclone IV GX的收發(fā)器入門開(kāi)發(fā)套件。Altera的Cyclone IV FPGA設(shè)計(jì)用于無(wú)線、固網(wǎng)、廣播、工業(yè)和消費(fèi)類市場(chǎng)等低成本、小型封裝應(yīng)用。與前一代Cyclone產(chǎn)品相比,這些器件前所未有的同時(shí)實(shí)現(xiàn)了低成本和高性能,功耗降低25%,滿足了大批量低成本串行協(xié)議解決方案的需求。   Altera器件市場(chǎng)資深總監(jiān)Luanne Schirrmeister評(píng)論說(shuō):“我們比競(jìng)爭(zhēng)產(chǎn)品
  • 關(guān)鍵字: Altera  FPGA  Cyclone  開(kāi)發(fā)套件  

中國(guó)PCB市場(chǎng)表現(xiàn)優(yōu)于全球整體水平

  •   與全行業(yè)銷售收入11%的負(fù)增長(zhǎng)相比,中國(guó)集成電路市場(chǎng)的衰退就顯得比較溫和了,全年度中國(guó)市場(chǎng)集成電路銷售總額為5676億元,同比下降5%;與全球集成電路市場(chǎng)9%的降幅相比,中國(guó)市場(chǎng)的表現(xiàn)也讓人感到些許寬慰。   從過(guò)去5年的情況來(lái)看,中國(guó)集成電路市場(chǎng)的表現(xiàn)也明顯優(yōu)于全球整體水平,賽迪顧問(wèn)半導(dǎo)體產(chǎn)業(yè)研究中心總經(jīng)理李珂透露,從2005年到2009年,中國(guó)集成電路市場(chǎng)年復(fù)合增長(zhǎng)率為10.5%,而全球市場(chǎng)是在原地踏步。   電子產(chǎn)品整機(jī)生產(chǎn)大國(guó)的地位決定了中國(guó)成為全球集成電路產(chǎn)品的消費(fèi)重鎮(zhèn)。據(jù)李珂介紹,20
  • 關(guān)鍵字: PCB  無(wú)線  智能電網(wǎng)  

基于FPGA的TDI-CCD時(shí)序電路設(shè)計(jì)

  • 摘要:介紹TDI-CCD的特點(diǎn)、工作原理,根據(jù)項(xiàng)目所使用的TDI-CCD的使用要求,設(shè)計(jì)一種基于Altera公司的現(xiàn)場(chǎng)可編程門陣列(FPGA)EP3C-25Q240的TDI-CCD驅(qū)動(dòng)時(shí)序電路,驅(qū)動(dòng)時(shí)序使用VHDL語(yǔ)言編寫,在QuartusⅡ平臺(tái)上進(jìn)行時(shí)序
  • 關(guān)鍵字: TDI-CCD  FPGA  時(shí)序  電路設(shè)計(jì)    

采用FPGA的可編程電壓源系統(tǒng)原理及設(shè)計(jì)

  • 采用FPGA的可編程電壓源系統(tǒng)原理及設(shè)計(jì),概述:介紹一種基于FPGA的可編程電壓源系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)。采用FPGA為控制芯片,應(yīng)用QuartusⅡ軟件和硬件描述語(yǔ)言為工具,通過(guò)數(shù)/模轉(zhuǎn)換和運(yùn)放把數(shù)字信號(hào)轉(zhuǎn)換成模擬電壓信號(hào)。實(shí)驗(yàn)表明,該系統(tǒng)操作靈活方便,穩(wěn)定性強(qiáng)
  • 關(guān)鍵字: 原理  設(shè)計(jì)  系統(tǒng)  電壓  FPGA  可編程  采用  

基于EDA仿真技術(shù)解決FPGA設(shè)計(jì)開(kāi)發(fā)中故障的方法

  • 基于EDA仿真技術(shù)解決FPGA設(shè)計(jì)開(kāi)發(fā)中故障的方法, FPGA近年來(lái)在越來(lái)越多的領(lǐng)域中應(yīng)用,很多大通信系統(tǒng)(如通信基站等)都用其做核心數(shù)據(jù)的處理。但是過(guò)長(zhǎng)的編譯時(shí)間,在研發(fā)過(guò)程中使得解決故障的環(huán)節(jié)非常令人頭痛。本文介紹的就是一種用仿真方法解決故障從而減少研
  • 關(guān)鍵字: 設(shè)計(jì)開(kāi)發(fā)  故障  方法  FPGA  解決  EDA  仿真技術(shù)  基于  

采用FPGA技術(shù)的智能導(dǎo)盲犬設(shè)計(jì)方案

  • 采用FPGA技術(shù)的智能導(dǎo)盲犬設(shè)計(jì)方案,眾所周知眼晴是“心靈之窗”,而對(duì)于突然失去或從未擁有過(guò)“心靈之窗”的盲人來(lái)說(shuō),生活上的困難與心理上的痛苦是可想而知的。他們的衣食住行存在諸多不便,而在出行與人際交往中遇到的困難更加突出,基于此設(shè)計(jì)了智
  • 關(guān)鍵字: 設(shè)計(jì)  方案  智能  技術(shù)  FPGA  采用  

采用CPLD/FPGA的VHDL語(yǔ)言電路優(yōu)化原理設(shè)計(jì)

  • 采用CPLD/FPGA的VHDL語(yǔ)言電路優(yōu)化原理設(shè)計(jì),VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來(lái)的。它是一種面向設(shè)計(jì)、多層次的硬件描述語(yǔ)言,是集行為描述、RTL
  • 關(guān)鍵字: 優(yōu)化  原理  設(shè)計(jì)  電路  語(yǔ)言  CPLD/FPGA  VHDL  采用  

高清晰LCD HDTV中使用Cyclone III FPGA技術(shù)

  • 高清晰LCD HDTV中使用Cyclone III FPGA技術(shù),當(dāng)今的液晶顯示(LCD) 技術(shù)在高清晰電視(HDTV) 領(lǐng)域得到了廣泛應(yīng)用,其挑戰(zhàn)在于如何獲得更高的分辨率,實(shí)現(xiàn)更快的數(shù)據(jù)速率。提高數(shù)據(jù)速率需要專業(yè)圖像處理算法來(lái)支持快速移動(dòng)的視頻。業(yè)界遇到的主要問(wèn)題是:怎樣實(shí)現(xiàn)這
  • 關(guān)鍵字: III  FPGA  技術(shù)  Cyclone  使用  LCD  HDTV  高清晰  

基于FPGA快速A 律壓縮編碼的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:本文針對(duì)A律13折線法的算法特點(diǎn),提出一種并行數(shù)據(jù)處理算法,實(shí)現(xiàn)了編碼的流水線操作。運(yùn)用VHDL語(yǔ)言將其在FPGA中實(shí)現(xiàn),借助quartus II6.0平臺(tái)進(jìn)行驗(yàn)證,并對(duì)驗(yàn)證結(jié)果進(jìn)行分析,評(píng)估了系統(tǒng)的性能,證實(shí)了該算法的
  • 關(guān)鍵字: FPGA  壓縮編碼    
共8329條 433/556 |‹ « 431 432 433 434 435 436 437 438 439 440 » ›|

fsp:fpga-pcb介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473