首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

PCB行業(yè)一項(xiàng)重大的新技術(shù)正噴薄而出

  •   在德國(guó)紐約堡應(yīng)用科學(xué)大學(xué)W.Jillek教授在上海市電子電鍍學(xué)術(shù)交流年會(huì)上作了題為“電子元件功能結(jié)構(gòu)的噴墨打印——Ink-jetPrintingofFunctionalStructuresforElectronicDevices”的報(bào)告,其副標(biāo)題是“打印印制電路板——PrintthePrintedCircuitBoard”。報(bào)告中較系統(tǒng)地介紹了有關(guān)噴墨打印在PCB制造中應(yīng)用的基本原理及相關(guān)成果。 &nb
  • 關(guān)鍵字: PCB  

FPGA基軟件無線電(04-100)

  •   軟件無線電技術(shù)給正在開發(fā)無線電架構(gòu)的工程師帶來力量。編程中頻(IF)、帶寬、調(diào)制、編碼模式和其他無線電功能的能力廣泛引起注意。除了提供所有這些靈活性外,軟件無線電必須改善靈敏度,動(dòng)態(tài)范圍和鄰信道抑制性能。軟件無線電仍然是無線電,但它必須比被正在替代的通常無線電執(zhí)行的更好。   現(xiàn)場(chǎng)可編程陣列(FPGA)技術(shù)先進(jìn)之處在于緊湊的占位空間能夠高速處理,同時(shí)也保持軟件無線電技術(shù)的靈活性和可編程性。FPGA在高速、計(jì)算密集、可重新配置應(yīng)用(FFT、FIR和其他乘法—累加運(yùn)算)中是受歡迎的。從FPG
  • 關(guān)鍵字: FPGA  無線電  

FPGA 電路設(shè)計(jì): 如何應(yīng)對(duì)電源相關(guān)問題的挑戰(zhàn)

  •   引言   在設(shè)計(jì)可編程門陣列(FPGA)電路時(shí),必須極端重視電源問題,從而使最終產(chǎn)品能在所有可能的條件下無缺陷工作并處于最優(yōu)狀態(tài)。FPGA 電路電源有兩項(xiàng)需考慮的問題: FPGA 電路上電要求和電路功耗分析。這篇文章針對(duì)這兩方面的要求,討論您可能遇到的問題,以及解決方案。   目前FPGA電路設(shè)計(jì)所面臨的問題   FPGA電路通常需要多路電源輸入。為優(yōu)化開機(jī)時(shí)的電流拖曳,防止鎖死和永久性的電路損壞,同時(shí)也為了防止開機(jī)接通時(shí)的毛刺干擾和降低開機(jī)接通的功耗,這些電源輸入必須具有精確的上電序列以及正確
  • 關(guān)鍵字: FPGA  

在FPGA中集成高速串行收發(fā)器面臨的挑戰(zhàn)(04-100)

  •   Altera公司對(duì)PCI Express,串行Rapid I/O和SerialLite等串行標(biāo)準(zhǔn)和協(xié)議的認(rèn)可,將促進(jìn)具有時(shí)鐘和數(shù)據(jù)恢復(fù)(CDR)功能的高速串行收發(fā)器的應(yīng)用。這些曾在4或8位ASSP中使用的收發(fā)器現(xiàn)在可以集成在高端FPGA中。帶有嵌入式收發(fā)器的FPGA占據(jù)更小的電路板空間,具有更高的靈活性和無需接口處理的兩芯片方案等優(yōu)勢(shì),因此,采用這種FPGA對(duì)電路板設(shè)計(jì)者是很具有吸引力的選擇。   在FPGA中集成收發(fā)器使得接口電路處理工作由電路板設(shè)計(jì)者轉(zhuǎn)向芯片設(shè)計(jì)者。本文闡述在一個(gè)FPGA中集成1
  • 關(guān)鍵字: Altera  FPGA  ASSP  ASIC  

FPGA到高速DRAM的接口設(shè)計(jì)(04-100)

  •   FPGA做為系統(tǒng)的核心元件正在更多的用于網(wǎng)絡(luò)、通信、存儲(chǔ)和高性能計(jì)算應(yīng)用中,在這些應(yīng)用中都需要復(fù)雜的數(shù)據(jù)處理。   所以,現(xiàn)在FPGA支持高速、外部存儲(chǔ)器接口是必須遵循的?,F(xiàn)在的FPGA具有直接接口各種高速存儲(chǔ)器件的專門特性。本文集中描述高速DRAM到FPGA的接口設(shè)計(jì)。   設(shè)計(jì)高速外部存儲(chǔ)器接口不是一件簡(jiǎn)單的任務(wù)。例如,同步DRAM已發(fā)展成高性能、高密度存儲(chǔ)器并正在用于主機(jī)中。最新的DRAM存儲(chǔ)器—DDR SDRAM,DDR2和RLDRAM II支持頻率范圍達(dá)到133MHz(260
  • 關(guān)鍵字: Altera  FPGA  DRAM  

基于FPGA的液晶顯示控制器設(shè)計(jì)

  •   液晶顯示器由于具有低壓、微功耗、顯示信息量大、體積小等特點(diǎn),在移動(dòng)通信終端、便攜計(jì)算機(jī)、GPS衛(wèi)星定位系統(tǒng)等領(lǐng)域有廣泛用途,成為使用量最大的顯示器件。液晶顯示控制器作為液晶驅(qū)動(dòng)電路的核心部件通常由集成電路組成,通過為液晶顯示系統(tǒng)提供時(shí)序信號(hào)和顯示數(shù)據(jù)來實(shí)現(xiàn)液晶顯示。本設(shè)計(jì)是一種基于FPGA(現(xiàn)場(chǎng)可編程門陣列)的液晶顯示控制器。與集成電路控制器相比,F(xiàn)PGA更加靈活,可以針對(duì)小同的液晶顯示模塊更改時(shí)序信號(hào)和顯示數(shù)據(jù)。FPGA的集成度、復(fù)雜度和面積優(yōu)勢(shì)使得其日益成為一種頗具吸引力的高性價(jià)比ASIC替代方案
  • 關(guān)鍵字: FPGA 液晶  

星載單片機(jī)系統(tǒng)抗干擾技術(shù)

  •   摘要:?jiǎn)纹瑱C(jī)系統(tǒng)在星載儀器中往往擔(dān)負(fù)著非常重要的任務(wù),由于單片機(jī)對(duì)干擾屬于敏感器件,容易受到干擾影響,導(dǎo)致整個(gè)系統(tǒng)癱瘓,因此在系統(tǒng)設(shè)計(jì)上應(yīng)充分考慮抗干擾問題,以提高系統(tǒng)的可靠性。根據(jù)干擾產(chǎn)生的原因,結(jié)合實(shí)踐,從硬件和軟件兩方面介紹了星載儀器中單片機(jī)系統(tǒng)抗干擾措施。   關(guān)鍵詞:?jiǎn)纹瑱C(jī),抗干擾,硬件,軟件   1引言   目前,單片機(jī)系統(tǒng)在星載儀器中擔(dān)負(fù)著非常重要的任務(wù),星載儀器往往處于復(fù)雜的空間環(huán)境之中,存在著大量的干擾源,如高能帶電粒子主要通過單粒子效應(yīng)對(duì)單片機(jī)系統(tǒng)構(gòu)成影響,使其發(fā)生單粒子翻轉(zhuǎn)
  • 關(guān)鍵字: 單片機(jī) 抗干擾 電源 PCB   

基于SoC的AC'97技術(shù)硬件設(shè)計(jì)

  •   引言   符合Audio Codec'97協(xié)議(簡(jiǎn)稱AC'97,是由Intel公司提出的數(shù)字音頻處理協(xié)議)的音頻控制器不但廣泛應(yīng)用于個(gè)人電腦聲卡,并且為個(gè)人信息終端設(shè)備的SOC(如Intel的PXA250)提供音頻解決方案。本文設(shè)計(jì)的音頻控制器可為DSP內(nèi)核提供數(shù)字音頻接口。全文在介紹音頻控制器結(jié)構(gòu)的同時(shí),著重強(qiáng)調(diào)其與內(nèi)核之間數(shù)據(jù)的協(xié)調(diào)傳輸,并給出基于FPGA實(shí)現(xiàn)SoC內(nèi)核仿真環(huán)境對(duì)音頻控制器進(jìn)行功能測(cè)試的方法。   音頻控制器的結(jié)構(gòu)和原理   AC'97系統(tǒng)由音頻編解碼器(Codec)和音頻控
  • 關(guān)鍵字: 數(shù)字音頻 接口 DSP FPGA SoC 內(nèi)存   

四種常用FPGA/CPLD設(shè)計(jì)思想與技巧之流水線操作

FPGA可滿足SMPTE視頻標(biāo)準(zhǔn)對(duì)更高速率的需求

在Virtex-5 FPGA中使用CRC硬模塊

  •   數(shù)據(jù)損壞是與數(shù)據(jù)傳輸和存儲(chǔ)有關(guān)的首要問題。只要是在通道上傳輸數(shù)據(jù),就總會(huì)有出現(xiàn)某些錯(cuò)誤的有限概率。   關(guān)鍵是接收模塊要能區(qū)分無錯(cuò)消息和有錯(cuò)消息。檢錯(cuò)有多種方法,其中大多數(shù)都是專門為此目的引入冗余位。數(shù)據(jù)通信中常用的檢錯(cuò)方法包括奇偶碼、漢明碼和循環(huán)冗余校驗(yàn)(CRC),其中CRC使用最廣泛。   CRC根據(jù)一個(gè)給定的數(shù)據(jù)位組算出,然后在傳輸或存儲(chǔ)之前附加到數(shù)據(jù)幀尾部。接收或檢索到幀后,對(duì)其內(nèi)容重新計(jì)算CRC,以此來驗(yàn)證其有效性,確保數(shù)據(jù)無誤。   本文簡(jiǎn)述CRC計(jì)算所依據(jù)的原理,并且探討用線性反饋
  • 關(guān)鍵字: FPGA  

基于FPGA的數(shù)字音頻廣播信道編碼器的實(shí)現(xiàn)

  •   摘要:介紹了數(shù)字音頻廣播(DAB)信道編碼的原理和關(guān)鍵技術(shù),并應(yīng)用單片F(xiàn)LEX10K100系列FPGA實(shí)現(xiàn)DAB信道編碼器。   關(guān)鍵詞:數(shù)字音頻廣播(DAB) 信道編碼 FPGA   1 數(shù)字音頻廣播(DAB)發(fā)射系統(tǒng)及信道編碼器   DAB是繼調(diào)幅和調(diào)頻廣播之后的第三代廣播體系。與模擬廣播相比它不僅可以提供高質(zhì)量的聲音信號(hào)(CD音質(zhì)),也可以提供數(shù)據(jù)、圖像等多種其他附加服務(wù)。它可以保護(hù)在高速移動(dòng)接收時(shí)的聲音質(zhì)量,具有很強(qiáng)的抗干擾能力,在同要瓣頻帶寬度和環(huán)境下,DAB可以提供高質(zhì)量的多種多樣的
  • 關(guān)鍵字: 數(shù)字音頻 FPGA DAB 編碼器   

Xilinx FPGA適應(yīng)不斷變化的廣播視頻潮流

  •   電視臺(tái)的演播室需要在不替換龐大的以同軸電纜構(gòu)建的基礎(chǔ)架構(gòu)的情況下,將模擬音頻和視頻轉(zhuǎn)換為數(shù)字音頻和視頻,這樣就逐漸形成了傳輸非壓縮標(biāo)清視頻的串行數(shù)字接口(SDI)協(xié)議。如今,出于重新利用同軸電纜的同樣目的,日益增長(zhǎng)的屏幕分辨率和相關(guān)數(shù)據(jù)速率衍生出了若干新的串行數(shù)據(jù)通信格式。   首先出現(xiàn)的是SDI標(biāo)準(zhǔn),通常稱為SMPTE 259M標(biāo)準(zhǔn),這是由電影與電視工程師協(xié)會(huì)(SMPTE)制定的,于1989年開始商業(yè)應(yīng)用。在最初推出之際,用于接口的主要芯片是由ASSP芯片制造商提供的。SDI名義上的數(shù)據(jù)速率是27
  • 關(guān)鍵字: Xilinx FPGA  
共8329條 505/556 |‹ « 503 504 505 506 507 508 509 510 511 512 » ›|

fsp:fpga-pcb介紹

您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473