首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> mcu-fpga

基于FPGA的高光效LCD投影機(jī)設(shè)計(jì)

  • 基于FPGA的高光效LCD投影機(jī)設(shè)計(jì),引言
    顯示技術(shù)正朝著大屏幕、高清晰度、高亮度和高分辨率的方向發(fā)展。通常說來,將屏幕顯示面對角線尺寸在1米(40英寸)以上的顯示稱為大屏幕顯示。投影機(jī)作為一種重要的顯示設(shè)備,已經(jīng)廣泛地應(yīng)用到了金融、教育、企業(yè)
  • 關(guān)鍵字: 投影機(jī)  設(shè)計(jì)  LCD  高光  FPGA  基于  

DDS+MCU實(shí)現(xiàn)運(yùn)算放大器參數(shù)測量系統(tǒng)

  • DDS+MCU實(shí)現(xiàn)運(yùn)算放大器參數(shù)測量系統(tǒng),引言  為了方便用戶準(zhǔn)確掌握手中運(yùn)放的各項(xiàng)參數(shù),本文提供了一種采用可編程DDS芯片和MCU的測量系統(tǒng),可自動測量集成運(yùn)放的5項(xiàng)基本參數(shù),以小液晶屏顯示測量結(jié)果,并可根據(jù)需要打印測量的結(jié)果,與現(xiàn)有的BJ3195等昂貴測試
  • 關(guān)鍵字: 參數(shù)  測量  系統(tǒng)  放大器  運(yùn)算  MCU  實(shí)現(xiàn)  DDS  

一種基于單片機(jī)的疲勞駕駛檢測儀設(shè)計(jì)

自動幫你剎車 思域裝備CMBS防碰撞系統(tǒng)

浮點(diǎn)LMS算法的FPGA實(shí)現(xiàn)

  • 浮點(diǎn)LMS算法的FPGA實(shí)現(xiàn),引言
      LMS(最小均方)算法因其收斂速度快及算法實(shí)現(xiàn)簡單等特點(diǎn)在自適應(yīng)濾波器、自適應(yīng)天線陣技術(shù)等領(lǐng)域得到了十分廣泛的應(yīng)用。為了發(fā)揮算法的最佳性能,必須采用具有大動態(tài)范圍及運(yùn)算精度的浮點(diǎn)運(yùn)算,而浮點(diǎn)運(yùn)算的
  • 關(guān)鍵字: 實(shí)現(xiàn)  FPGA  算法  LMS  浮點(diǎn)  

FPGA+MCU實(shí)現(xiàn)VGA圖象信號發(fā)生器

  • FPGA+MCU實(shí)現(xiàn)VGA圖象信號發(fā)生器,1、引言  VGA(視頻圖形陣列)作為一種標(biāo)準(zhǔn)的顯示接口在視頻和計(jì)算機(jī)領(lǐng)域得到了廣泛的應(yīng)用。VGA圖像信號發(fā)生器是電視臺、電視機(jī)生產(chǎn)企業(yè)、電視維修人員常用的儀器,其主要功能就是產(chǎn)生標(biāo)準(zhǔn)的圖像測試信號。
      本
  • 關(guān)鍵字: 圖象  信號發(fā)生器  VGA  實(shí)現(xiàn)  MCU  FPGA  

基于Multisim的汽車尾燈控制系統(tǒng)設(shè)計(jì)

基于FPGA的UART接口模塊設(shè)計(jì)

  • 基于FPGA的UART接口模塊設(shè)計(jì),UART(UniversalAnynchronousReceiverTransmitter,通用異步接收發(fā)送器)是廣泛應(yīng)用的串行數(shù)據(jù)傳輸協(xié)議之一,其應(yīng)用范圍遍及計(jì)算機(jī)外設(shè)、工控自動化等場合。雖然USB傳輸協(xié)議比UART協(xié)議有更高的性能,但電路復(fù)雜開發(fā)難
  • 關(guān)鍵字: 模塊  設(shè)計(jì)  接口  UART  FPGA  基于  

直擴(kuò)系統(tǒng)PN碼捕獲和跟蹤的FPGA實(shí)現(xiàn)

  • 摘要:在數(shù)字匹配濾波器和超前滯后鑒相環(huán)路的理論基礎(chǔ)上,采用VHDL編程,在FPGA芯片上實(shí)現(xiàn)PN碼捕獲和跟蹤的電路。詳細(xì)討論了各電路模塊的設(shè)計(jì)實(shí)現(xiàn)方法。完成電路的仿真驗(yàn)證,給出了仿真波形。結(jié)果表明電路工作正???/li>
  • 關(guān)鍵字: FPGA  直擴(kuò)系統(tǒng)  PN碼    

基于FPGA的電梯控制系統(tǒng)設(shè)計(jì)

  • 摘要:介紹了基于FPGA的四層電梯控制系統(tǒng)的設(shè)計(jì)。該系統(tǒng)采用Altera公司的CycloneⅡ系列FPGA芯片EP2C5T144作為主控制芯片,采用Verilog-HDL編程描述,實(shí)現(xiàn)對電梯的智能控制,經(jīng)仿真驗(yàn)證,完成所要求功能。該設(shè)計(jì)采用模
  • 關(guān)鍵字: FPGA  電梯控制  系統(tǒng)設(shè)計(jì)    

用LabVIEW FPGA模塊實(shí)現(xiàn)不同時(shí)鐘域的數(shù)據(jù)連續(xù)傳輸

  • 摘要:為了解決基于LabVIEWFPGA模塊的DMAFIFO深度設(shè)定不當(dāng)帶來的數(shù)據(jù)不連續(xù)問題,結(jié)合LabVIEWFPGA的編程特點(diǎn)和DMA FIFO的工作原理,提出了一種設(shè)定FIFO深度的方法。對FIFO不同深度的實(shí)驗(yàn)表明,采用該方法設(shè)定的FIFO深
  • 關(guān)鍵字: LabVIEW  FPGA  模塊  傳輸    

基于FPGA的高速自適應(yīng)格型濾波器的實(shí)現(xiàn)

  • 摘要:針對高速高靈敏度數(shù)字信號處理時(shí)對于自適應(yīng)濾波器的數(shù)值特性和實(shí)時(shí)性的要求,在一種自適應(yīng)格型聯(lián)合濾波器的基礎(chǔ)上提出算法改進(jìn),采用馳豫超前流水線技術(shù)和時(shí)序重構(gòu)技術(shù),在損失較小濾波性能的情況下,在FPGA中
  • 關(guān)鍵字: FPGA  濾波器    

cpld fpga 區(qū)別

  • 系統(tǒng)的比較,與大家共享:盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):①CPLD更適 ...
  • 關(guān)鍵字: cpld  fpga  

用一個(gè)時(shí)鐘在FPGA中計(jì)算直方圖

  • 直方圖對數(shù)字?jǐn)?shù)據(jù)的分析通常是一種有用的工具。不過,要從一個(gè)直方圖獲得可靠的結(jié)果,必須獲得大量數(shù)據(jù),通常是要...
  • 關(guān)鍵字: FPGA  

基于FPGA的UART接口開發(fā)方案

  • 由于FPGA的功能日益強(qiáng)大,開發(fā)周期短、可重復(fù)編程等優(yōu)點(diǎn)也越來越明顯,可以在FPGA芯片上集成UART功能模塊,從...
  • 關(guān)鍵字: FPGA  UART接口  
共9875條 409/659 |‹ « 407 408 409 410 411 412 413 414 415 416 » ›|

mcu-fpga介紹

您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473