首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> pll

PLL-VCO制作方法介紹

  • 在此說明以晶體振蕩器做為基準振蕩器,將其與VCO以及PLL電路組合成為信號產(chǎn)生器的情形也被稱為頻率合成器。
    此一PLL-VCO電路的設計規(guī)格如表l所示。振蕩頻率范圍為40M~60MHz內(nèi)的10MHz寬。每一頻率階段(step)寬幅為10
  • 關鍵字: PLL-VCO  方法    

采用PLL的IC的頻率N(1~10)倍增電路介紹

  • 電路的功能很多電路都要求把頻率準確地倍增,使用PLL電路可很容易組成滿足這種要求的電路。例如主振頻率為1KHZ,若使用倍增器內(nèi)插10個脈沖,可變成10KHZ的脈沖信號。在VCO中,即使主振頻率發(fā)生變化,也能獲得跟蹤主振
  • 關鍵字: PLL  10  IC的  頻率    

PLL技術簡介及其在合成頻率源中的應用

  • 1 引言  頻率源是現(xiàn)代射頻和微波電子系統(tǒng)的心臟,其性能直接影響整個電子系統(tǒng)的功能,成為非常重要的部件?! ☆l率源分為二大類:自激振蕩源和合成頻率源。常見的自激振蕩源有晶體振蕩器、腔體振蕩器、介質(zhì)振蕩器、
  • 關鍵字: PLL  技術簡介  合成  頻率源    

利用低噪聲LDO調(diào)節(jié)器ADP150為ADF4350 PLL和VCO供電

  • 電路功能與優(yōu)勢本電路利用低噪聲、低壓差(LDO)線性調(diào)節(jié)器為寬帶集成PLL和VCO供電。寬帶壓控振蕩器(VCO)可能對電源噪聲較為敏感,因此,為實現(xiàn)最佳性能,建議使用超低噪聲調(diào)節(jié)器。圖1所示電路使用完全集成的小數(shù)N分
  • 關鍵字: PLL  VCO  供電  ADF4350  ADP150  噪聲  LDO  調(diào)節(jié)器  利用  

基于DDS+PLL在電臺設計中的應用

  • PLL(鎖相環(huán))頻率合成通過鎖相環(huán)完成頻率的加、減、乘、除運算。該方法結構簡單、便于集成,且輸出頻率高、頻 ...
  • 關鍵字: DDS  PLL  電臺設計  

Cosmic Circuits宣布經(jīng)硅驗證的PLL組合

  •   Cosmic Circuits,領先的差異化模擬和混合信號IP核提供商,今日宣布其PLL在多個工藝技術節(jié)點下經(jīng)過硅驗證。   Cosmic Circuits提供納米技術節(jié)點差異化模擬IP核的廣泛組合,其范圍覆蓋數(shù)模轉(zhuǎn)換器、用于無線和音頻的模擬前后端平臺、電源管理、時鐘以及移動行業(yè)處理器接口(MIPI)。   系統(tǒng)時鐘PLL在55和40納米工藝技術中實現(xiàn),并且將為SoC設計者提供各種可供選擇的模擬和數(shù)字PLL – 包括無需任何外部元件便可支持32 kHz~2000 MHz輸入頻率的PLL
  • 關鍵字: PLL  MIPI  

信號鏈基礎知識#54誰是音頻時鐘的“老板”,誰是主,誰是從呢

鑒頻鑒相器的指標對鎖相環(huán)(PLL)死區(qū)及抖動性能的影

  • 該應用筆記討論了鑒頻鑒相器的指標對鎖相環(huán)(PLL)死區(qū)及抖動性能的影響。在使用電荷泵環(huán)路濾波的PLL設計中,通過產(chǎn)生具有最小脈寬的鑒相輸出脈沖,可以減輕PLL的死區(qū)效應和相關的鎖相環(huán)抖動。鎖相環(huán)廣泛用于電信行業(yè),
  • 關鍵字: PLL  鑒頻鑒相器  抖動  指標    

基于DDS+PLL的X―Band信號源設計

  • 摘要:將DDS和PLL技術結合起來,采用DDS直接激勵PLL的混合頻率合成方案完成了X波段微波變頻信號源的設計,一定程度上解決了頻率分辨率、頻率轉(zhuǎn)換速度和相位噪聲的問題,并完成了實機研制、系統(tǒng)聯(lián)調(diào)試驗和測試。結果表
  • 關鍵字: Band  DDS  PLL  信號源    

基于PLL技術的電源管理設計

  • 摘要  鎖相環(huán)(PLL)是現(xiàn)代通信系統(tǒng)的基本構建模塊PLLs通常用在無線電接收機或發(fā)射機中,主要提供本振(LO)功能;也可用于時鐘信號分配和降噪,而且越來越多地用作高采樣速率模數(shù)或數(shù)模轉(zhuǎn)換的時鐘源。由于每一代
  • 關鍵字: 管理  設計  電源  技術  PLL  基于  

pll環(huán)路濾波器是什么意思

  • 環(huán)路濾波器具有低通特性,它可以起到圖1-5(a)中低通濾波器的作用,更重要的是它對環(huán)路參數(shù)調(diào)整起著決定性的作 ...
  • 關鍵字: pll  環(huán)路  濾波器  

IDT推出全球首款集成可編程時鐘發(fā)生器的音頻子系統(tǒng)

  •   擁有模擬和數(shù)字領域的優(yōu)勢技術、提供領先的混合信號半導體解決方案的供應商 IDT? 公司(Integrated Device Technology, Inc.; NASDAQ: IDTI) 面向便攜應用推出全球首款集成可編程時鐘發(fā)生器的音頻子系統(tǒng)。新器件通過集成,可實現(xiàn)占板空間的最小化、降低系統(tǒng)成本,同時由于無需長貨期的外部晶體和振蕩器,縮短產(chǎn)品上市時間。
  • 關鍵字: IDT  音頻  PLL  

基于DDS+PLL技術的頻率合成器的設計

  • 基于DDS+PLL技術的頻率合成器的設計,摘要:介紹了一種頻率合成技術的設計與實現(xiàn),基于DDS與PLL的技術產(chǎn)生高頻信號頻率。該頻率合成器由高性能DDS芯片AD9852與鎖相環(huán)芯片ADF4360-7構成。該方案控制簡單、編程靈活、可靠性高,且產(chǎn)生的信號具有輸出頻率高
  • 關鍵字: 合成器  設計  頻率  技術  DDS  PLL  基于  

ADI 新型 PLL 頻率合成器問世

  • Analog Devices, Inc. (ADI),全球領先的高性能信號處理解決方案和 RF IC 供應商,最近推出一款用于無線通信系統(tǒng)的 PLL(鎖相環(huán))頻率合成器 ADF4351,它實現(xiàn)了集成度、性能、靈活性與頻率范圍的業(yè)界最佳組合。就單個 RF器件而言,它支持最寬的連續(xù)頻率范圍。
  • 關鍵字: ADI  PLL  

GPS接收機載波跟蹤環(huán)路解決方案

  • 0引言隨著GPS衛(wèi)星應用產(chǎn)業(yè)化進程的逐步發(fā)展,對導航接收機關鍵技術的攻關必將縮短衛(wèi)星導航終端產(chǎn)品的研發(fā)...
  • 關鍵字: GPS接收機  載波跟蹤  Matlab  FLL  PLL  
共145條 6/10 |‹ « 1 2 3 4 5 6 7 8 9 10 »

pll介紹

魔方之PLL   PLL,(Permutation of Last Layer),魔方速度還原法CFOP的最后一步,是將最后一層的方塊移動到正確位置的一步。共有21個公式。(還有其他版本)   ---------------------------------------------------------------------------------------------   PLL( [ 查看詳細 ]

熱門主題

VCO/PLL    數(shù)字鎖相環(huán)(DPLL)    DPLL    (PLL    PLL-Based    樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473