首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> rf-fpga

浮點LMS算法的FPGA實現(xiàn)

  • 浮點LMS算法的FPGA實現(xiàn),引言
      LMS(最小均方)算法因其收斂速度快及算法實現(xiàn)簡單等特點在自適應(yīng)濾波器、自適應(yīng)天線陣技術(shù)等領(lǐng)域得到了十分廣泛的應(yīng)用。為了發(fā)揮算法的最佳性能,必須采用具有大動態(tài)范圍及運算精度的浮點運算,而浮點運算的
  • 關(guān)鍵字: 實現(xiàn)  FPGA  算法  LMS  浮點  

FPGA+MCU實現(xiàn)VGA圖象信號發(fā)生器

  • FPGA+MCU實現(xiàn)VGA圖象信號發(fā)生器,1、引言  VGA(視頻圖形陣列)作為一種標(biāo)準(zhǔn)的顯示接口在視頻和計算機領(lǐng)域得到了廣泛的應(yīng)用。VGA圖像信號發(fā)生器是電視臺、電視機生產(chǎn)企業(yè)、電視維修人員常用的儀器,其主要功能就是產(chǎn)生標(biāo)準(zhǔn)的圖像測試信號。
      本
  • 關(guān)鍵字: 圖象  信號發(fā)生器  VGA  實現(xiàn)  MCU  FPGA  

基于FPGA的UART接口模塊設(shè)計

  • 基于FPGA的UART接口模塊設(shè)計,UART(UniversalAnynchronousReceiverTransmitter,通用異步接收發(fā)送器)是廣泛應(yīng)用的串行數(shù)據(jù)傳輸協(xié)議之一,其應(yīng)用范圍遍及計算機外設(shè)、工控自動化等場合。雖然USB傳輸協(xié)議比UART協(xié)議有更高的性能,但電路復(fù)雜開發(fā)難
  • 關(guān)鍵字: 模塊  設(shè)計  接口  UART  FPGA  基于  

基于RF芯片nRF401的無線數(shù)傳模塊設(shè)計

  • 所設(shè)計的無線數(shù)傳模塊由單片射頻收發(fā)芯片NRF401、AT89C52微控制器和MAX3316接口芯片構(gòu)成,工作在433.92/434.33MHz頻段;可方便地嵌入在各種測量和控制系統(tǒng)中進(jìn)行無線數(shù)據(jù)傳輸,在車輛監(jiān)控、無線抄表、無線232數(shù)據(jù)通
  • 關(guān)鍵字: 模塊  設(shè)計  無線  nRF401  RF  芯片  基于  

直擴系統(tǒng)PN碼捕獲和跟蹤的FPGA實現(xiàn)

  • 摘要:在數(shù)字匹配濾波器和超前滯后鑒相環(huán)路的理論基礎(chǔ)上,采用VHDL編程,在FPGA芯片上實現(xiàn)PN碼捕獲和跟蹤的電路。詳細(xì)討論了各電路模塊的設(shè)計實現(xiàn)方法。完成電路的仿真驗證,給出了仿真波形。結(jié)果表明電路工作正常可
  • 關(guān)鍵字: FPGA  直擴系統(tǒng)  PN碼    

基于FPGA的電梯控制系統(tǒng)設(shè)計

  • 摘要:介紹了基于FPGA的四層電梯控制系統(tǒng)的設(shè)計。該系統(tǒng)采用Altera公司的CycloneⅡ系列FPGA芯片EP2C5T144作為主控制芯片,采用Verilog-HDL編程描述,實現(xiàn)對電梯的智能控制,經(jīng)仿真驗證,完成所要求功能。該設(shè)計采用模
  • 關(guān)鍵字: FPGA  電梯控制  系統(tǒng)設(shè)計    

用LabVIEW FPGA模塊實現(xiàn)不同時鐘域的數(shù)據(jù)連續(xù)傳輸

  • 摘要:為了解決基于LabVIEWFPGA模塊的DMAFIFO深度設(shè)定不當(dāng)帶來的數(shù)據(jù)不連續(xù)問題,結(jié)合LabVIEWFPGA的編程特點和DMA FIFO的工作原理,提出了一種設(shè)定FIFO深度的方法。對FIFO不同深度的實驗表明,采用該方法設(shè)定的FIFO深
  • 關(guān)鍵字: LabVIEW  FPGA  模塊  傳輸    

基于FPGA的高速自適應(yīng)格型濾波器的實現(xiàn)

  • 摘要:針對高速高靈敏度數(shù)字信號處理時對于自適應(yīng)濾波器的數(shù)值特性和實時性的要求,在一種自適應(yīng)格型聯(lián)合濾波器的基礎(chǔ)上提出算法改進(jìn),采用馳豫超前流水線技術(shù)和時序重構(gòu)技術(shù),在損失較小濾波性能的情況下,在FPGA中
  • 關(guān)鍵字: FPGA  濾波器    

cpld fpga 區(qū)別

  • 系統(tǒng)的比較,與大家共享:盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點,但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點:①CPLD更適 ...
  • 關(guān)鍵字: cpld  fpga  

用一個時鐘在FPGA中計算直方圖

  • 直方圖對數(shù)字?jǐn)?shù)據(jù)的分析通常是一種有用的工具。不過,要從一個直方圖獲得可靠的結(jié)果,必須獲得大量數(shù)據(jù),通常是要...
  • 關(guān)鍵字: FPGA  

基于FPGA的UART接口開發(fā)方案

  • 由于FPGA的功能日益強大,開發(fā)周期短、可重復(fù)編程等優(yōu)點也越來越明顯,可以在FPGA芯片上集成UART功能模塊,從...
  • 關(guān)鍵字: FPGA  UART接口  

紅外目標(biāo)識別跟蹤系統(tǒng)的DSP+FPGA實現(xiàn)

  • 紅外目標(biāo)識別跟蹤系統(tǒng)的DSP+FPGA實現(xiàn),現(xiàn)場可編程門陣列(FPGA)是在專用ASIC的基礎(chǔ)上發(fā)展出來的,它克服了專用ASIC不夠靈活的缺點。與其他中小規(guī)模集成電路相比,其優(yōu)點主要在于它有很強的靈活性,即其內(nèi)部的具體邏輯功能可以根據(jù)需要配置,對電路的修改和
  • 關(guān)鍵字: DSP  FPGA  實現(xiàn)  系統(tǒng)  跟蹤  目標(biāo)  識別  紅外  

FPGA實現(xiàn)OFDM水聲通信系統(tǒng)定時同步

  • FPGA實現(xiàn)OFDM水聲通信系統(tǒng)定時同步,引 言  正交頻分復(fù)用(Orthogonal Frequency Division Multiplexing,OFDM)技術(shù)是一種多載波調(diào)制技術(shù),它將寬帶信道分解為相互正交的一組窄帶子信道,利用各個子信道進(jìn)行并行數(shù)據(jù)傳輸,因此其頻譜利用率高、抗多徑衰
  • 關(guān)鍵字: 系統(tǒng)  定時  同步  通信  水聲  實現(xiàn)  OFDM  FPGA  

一種基于FPGA的高速誤碼測試儀的設(shè)計

  • 摘要:誤碼測試儀是檢測通信系統(tǒng)可靠性的重要設(shè)備。傳統(tǒng)的誤碼測試儀基于CPLD和CPU協(xié)同工作,不僅結(jié)構(gòu)復(fù)雜,價格昂貴,而且不方便攜帶。基于FPGA的高速誤碼測試儀,采用FPGA來完成控制和測試模塊的一體化設(shè)計,提高了
  • 關(guān)鍵字: FPGA  誤碼測試  儀的設(shè)計    

基于FPGA的FIR濾波器的性能研究

  • 摘要:目前FIR濾波器的一般設(shè)計方法比較繁瑣,開發(fā)周期長,如果采用設(shè)計好的FIR濾波器的IP核,則開發(fā)效率大為提高。本方案基于Altera公司的CycloneⅡ系列芯片EP2C8Q208C8N,首先利用MATLAB中的濾波器函數(shù)fir2得出需產(chǎn)
  • 關(guān)鍵字: FPGA  FIR  濾波器  性能    
共7021條 279/469 |‹ « 277 278 279 280 281 282 283 284 285 286 » ›|

rf-fpga介紹

您好,目前還沒有人創(chuàng)建詞條rf-fpga!
歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473