首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> uart

內(nèi)建UART的A/D型微控制器(HOLTEK)

  •   HOLTEK半導(dǎo)體推出內(nèi)建UART的A/D型微控制器HT46RU232。HT46RU232的ROM為4k*16、RAM為192 bytes、I/O最多為40埠,除此之外HT46RU232的A/D分辨率為12 bits且總共有8個(gè)通道可以使用亦可作為監(jiān)測(cè)外部模擬信號(hào)之用途,如搭配不同Sensor可應(yīng)用于偵測(cè),如電池電壓、電流、溫度、濕度、壓力、明暗度等功能。HT46RU232所提供的PWM輸出更可應(yīng)用于控溫、調(diào)速、定電壓、定電流等控制。搭配的PFD (Programmabl
  • 關(guān)鍵字: HOLTEK  UART  A/D  型微控制器  

基于最佳接收的UART的設(shè)計(jì)與實(shí)現(xiàn)

  •   在嵌入式系統(tǒng)設(shè)計(jì)中常使用通用異步接收和發(fā)送器UART(Universal Asynchronous Receiver/Transmitter)實(shí)現(xiàn)系統(tǒng)控制信息或低速數(shù)據(jù)信息的傳輸,而UART所采用的奇偶校驗(yàn)方式不具備前向糾錯(cuò)能力,檢錯(cuò)能力也有限,所以在設(shè)計(jì)UART時(shí)要盡可能提高其抗干擾能力,以加強(qiáng)系統(tǒng)的可靠性。   1 基于最佳接收的UART   目前UART中的接收器多采用如圖1所示的設(shè)計(jì)。           同步模塊
  • 關(guān)鍵字: UART  最佳接收  FPGA  同步模塊  邏輯優(yōu)化  

HOLTEK半導(dǎo)體推出HT46RU232內(nèi)建UART的A/D型微控制器

  •   2008年5月23日,HOLTEK半導(dǎo)體推出內(nèi)建UART的A/D型微控制器HT46RU232。HT46RU232的ROM為4k*16、RAM為192 bytes、I/O最多為40埠,除此之外HT46RU232的A/D分辨率為12 bits且總共有8個(gè)通道可以使用亦可作為監(jiān)測(cè)外部模擬信號(hào)之用途,如搭配不同Sensor可應(yīng)用于偵測(cè),如電池電壓、電流、溫度、濕度、壓力、明暗度等功能。HT46RU232所提供的PWM輸出更可應(yīng)用于控溫、調(diào)速、定電壓、定電流等控制。搭配的PFD (Programmable Fr
  • 關(guān)鍵字: HOLTEK  半導(dǎo)體  微控制器  UART  看門狗  

基于FSL總線的UART外設(shè)IP核設(shè)計(jì)

  •   引 言   在基于MicroBlaze的SOPC系統(tǒng)中,將用戶IP核整合到基于MicroBlaze的嵌入式軟核處理器系統(tǒng)中,通常有兩種方法:一種是將IP核連接到OPB總線;另一種是將用戶IP連接到MicroBlaze專用的FSL總線上。盡管OPB和FSL總線都是MicroBlaze軟核與FPGA其他片上邏輯資源連接的主要途徑,但它們的分工足不同的。OPB總線適用于將要求低速和低性能的設(shè)備連接到MicroBlaze系統(tǒng)中;而FSL總線則適用于將對(duì)時(shí)間要求高的用戶自定義IP核,整合到基于MicroBla
  • 關(guān)鍵字: FSL  UART  IP核  SOPC  OPB  MicroBlaze  

一種基于TMS320C55x DSP的UART通信設(shè)計(jì)

  • 提出了一種直接利用DSP的MCBSP接口和DMA通道實(shí)現(xiàn)UART的方法,給出了使用C語(yǔ)言和CSL的編程方法。與傳統(tǒng)實(shí)現(xiàn)方法相比,具有實(shí)現(xiàn)成本低,硬件電路簡(jiǎn)單,移植性強(qiáng)等特點(diǎn),稍加修改可應(yīng)用于C5000和C6000各系列芯片中。
  • 關(guān)鍵字: 通信  設(shè)計(jì)  UART  DSP  TMS320C55x  基于  

通過(guò)用UART與若干器件進(jìn)行通訊的電路設(shè)計(jì)

基于FPGA的UART IP核設(shè)計(jì)與實(shí)現(xiàn)

  • 本文設(shè)計(jì)了一種基于FPGA的UART核,該核符合串行通信協(xié)議,具有模塊化、兼容性和可配置性,適合于SoC應(yīng)用。
  • 關(guān)鍵字: FPGA  UART  IP核    

VK3X多總線UART在嵌入式手持設(shè)備中擴(kuò)展串口及Linux驅(qū)動(dòng)設(shè)計(jì)

  • VK3X多總線UART在嵌入式手持設(shè)備中擴(kuò)展串口及Linux驅(qū)動(dòng)設(shè)計(jì),本文介紹了一種基于VK3X芯片實(shí)現(xiàn)嵌入式手持設(shè)備擴(kuò)展串口的設(shè)計(jì)方案,并給出了嵌Linux下驅(qū)動(dòng)設(shè)計(jì)的方法和編程參考。
  • 關(guān)鍵字: 串口  Linux  驅(qū)動(dòng)  設(shè)計(jì)  擴(kuò)展  設(shè)備  總線  UART  嵌入式  手持  

基于FPGA的UART控制器的多模塊設(shè)計(jì)與實(shí)現(xiàn)

  •   異步串行通信要求的傳輸線少,可靠性高,傳輸距離遠(yuǎn),被廣泛應(yīng)用于微機(jī)和外設(shè)的數(shù)據(jù)交換。實(shí)現(xiàn)串口通信主要需要完成兩部分工作:   將串口電平轉(zhuǎn)換為設(shè)備電路板的工作電平,即實(shí)現(xiàn)RS-232電平和TTL/CMOS電平的轉(zhuǎn)換;   接收并且檢驗(yàn)串行的數(shù)據(jù),將數(shù)據(jù)變成并行的并提供給處理器處理。   實(shí)現(xiàn)RS-232電平和TTL/CMOS電平轉(zhuǎn)換可以用接口芯片來(lái)實(shí)現(xiàn),實(shí)現(xiàn)數(shù)據(jù)的串行到并行轉(zhuǎn)換用的是UART,它們是實(shí)現(xiàn)串行通信必不可少的兩個(gè)部分。雖然目前大部分處理器芯片中都集成了UART,但是一般FPGA芯片卻
  • 關(guān)鍵字: UART  寄存器  計(jì)數(shù)器  MCU和嵌入式微處理器  

基于單片機(jī)通用引腳的軟件UART設(shè)計(jì)

  • 引言     隨著單片機(jī)應(yīng)用技術(shù)的不斷深入,由單片機(jī)構(gòu)成的多機(jī)系統(tǒng)取得了長(zhǎng)足的發(fā)展,多個(gè)單片機(jī)之間以串口進(jìn)行數(shù)據(jù)傳輸,構(gòu)成復(fù)雜的主從式通訊網(wǎng)。在多機(jī)系統(tǒng)中的有一些單片機(jī)承擔(dān)著復(fù)雜的通訊任務(wù),當(dāng)計(jì)算機(jī)的串口不能滿足需要,就必須對(duì)串口進(jìn)行擴(kuò)展。如多參數(shù)醫(yī)用監(jiān)護(hù)儀、小區(qū)防盜報(bào)警系統(tǒng)、RS485總線控制系統(tǒng)等。     目前擴(kuò)展串口的方法主要有以下方法, ①、采用串口擴(kuò)展芯片實(shí)現(xiàn),如ST16C550、ST16C554、SP2538、MAX3110等
  • 關(guān)鍵字: 單片機(jī)  UART  MCU和嵌入式微處理器  

異步通信起始位正確檢測(cè)的VHDL實(shí)現(xiàn)

  •   摘要: 基于FPGA/CPLD的UART設(shè)計(jì)眾多,本文分析了3倍頻采樣方法存在的不足,同時(shí)分析了16倍頻采樣對(duì)起始位檢測(cè)的可靠性,并給出相關(guān)的VHDL硬件描述語(yǔ)言程序代碼。   關(guān)健詞: 異步數(shù)據(jù);UART;FPGA/CPLD;VHDL   概述   隨著電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)的發(fā)展,可編程邏輯器件FPGA/CPLD已經(jīng)在許多方面得到了廣泛應(yīng)用,而UART(通用異步收發(fā)器) 是在數(shù)字通信和控制系統(tǒng)中廣泛使用的串行數(shù)據(jù)傳輸協(xié)議。因此越來(lái)越多用戶根據(jù)自己的需要,以EDA技術(shù)作為開(kāi)發(fā)手段,用一塊
  • 關(guān)鍵字: 0711_A  雜志_設(shè)計(jì)天地  嵌入式系統(tǒng)  單片機(jī)  異步數(shù)據(jù)  UART  FPGA/CPLD  VHDL  MCU和嵌入式微處理器  

通用異步收發(fā)芯片SCC2691的原理及應(yīng)用

  •   摘要:介紹Philips公司新推出的異步收發(fā)芯片SCC2691的功能與特點(diǎn)。包括SCC2691的引腳定義、主要功能、常用寄存器等內(nèi)容。在此基礎(chǔ)上,結(jié)合實(shí)際工作經(jīng)驗(yàn),給出一個(gè)軟、硬件設(shè)計(jì)的實(shí)例。     關(guān)鍵詞:?jiǎn)纹瑱C(jī) 通用異步收發(fā)器(UART) 串口擴(kuò)展 引 言 1 概 述   SCC2619是Philips公司推出的高集成、低能耗的全雙工通用異步收發(fā)器UART。該芯片的接收與發(fā)送速度可以分別定義,接收器采用三倍緩沖方式,在中斷驅(qū)動(dòng)系統(tǒng)中大大減少了CPU處理中斷
  • 關(guān)鍵字: 單片機(jī)  通用異步收發(fā)器(UART)  串口擴(kuò)展  MCU和嵌入式微處理器  

利用FPGA實(shí)現(xiàn)UART的設(shè)計(jì)

  • 引 言   隨著計(jì)算機(jī)技術(shù)的發(fā)展和廣泛應(yīng)用,尤其是在工業(yè)控制領(lǐng)域的應(yīng)用越來(lái)越廣泛,計(jì)算機(jī)通信顯的尤為重要。串行通信雖然使設(shè)備之間的連線大為減少,但隨之帶來(lái)串/并轉(zhuǎn)換和位計(jì)數(shù)等問(wèn)題,這使串行通信技術(shù)比并行通信技術(shù)更為復(fù)雜。串/并轉(zhuǎn)換可用軟件實(shí)現(xiàn),也可用硬件實(shí)現(xiàn)。用軟件實(shí)現(xiàn)串行傳送大多采用循環(huán)移位指令將一個(gè)字節(jié)由高位到低位(或低位到高位)一位一位依次傳送,這種方法雖然簡(jiǎn)單但速度慢,而且大量占用CPU的時(shí)間,影響系統(tǒng)的性能。更為方便的實(shí)現(xiàn)方法是用硬件,目前微處理器串行接口常用的LSI 芯片是UART(通用異
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  UART  FPGA  

利用FPGA實(shí)現(xiàn)UART的設(shè)計(jì)

  • 引 言   隨著計(jì)算機(jī)技術(shù)的發(fā)展和廣泛應(yīng)用,尤其是在工業(yè)控制領(lǐng)域的應(yīng)用越來(lái)越廣泛,計(jì)算機(jī)通信顯的尤為重要。串行通信雖然使設(shè)備之間的連線大為減少,但隨之帶來(lái)串/并轉(zhuǎn)換和位計(jì)數(shù)等問(wèn)題,這使串行通信技術(shù)比并行通信技術(shù)更為復(fù)雜。串/并轉(zhuǎn)換可用軟件實(shí)現(xiàn),也可用硬件實(shí)現(xiàn)。用軟件實(shí)現(xiàn)串行傳送大多采用循環(huán)移位指令將一個(gè)字節(jié)由高位到低位(或低位到高位)一位一位依次傳送,這種方法雖然簡(jiǎn)單但速度慢,而且大量占用CPU的時(shí)間,影響系統(tǒng)的性能。更為方便的實(shí)現(xiàn)方法是用硬件,目前微處理器串行接口常用的LSI 芯片是UART(通用異
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  UART  嵌入式  

工業(yè)和自動(dòng)化應(yīng)用中的串行總線

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: UART  CAN  SCI  SPI  I2C  USB  LIN  
共158條 10/11 |‹ « 2 3 4 5 6 7 8 9 10 11 »

uart介紹

  UART: Universal Asynchronous Receiver/Transmitter,通用異步接收/發(fā)送裝置,UART是一個(gè)并行輸入成為串行輸出的芯片,通常集成在主板上,多數(shù)是16550AFN芯片。因?yàn)橛?jì)算機(jī)內(nèi)部采用并行數(shù)據(jù)數(shù)據(jù),不能直接把數(shù)據(jù)發(fā)到Modem,必須經(jīng)過(guò)UART整理才能進(jìn)行異步傳輸,其過(guò)程為:CPU先把準(zhǔn)備寫入串行設(shè)備的數(shù)據(jù)放到UART的寄存器(臨時(shí)內(nèi)存塊)中,再通 [ 查看詳細(xì) ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473