首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> xilinx fpga

CNC步進(jìn)電機(jī)控制3 -運(yùn)動控制器

  • 軟件與硬件運(yùn)動控制器雖然梯形輪廓易于計算,并且PC通常足以驅(qū)動步進(jìn)信號,但請考慮以下兩個缺點(diǎn):PC 必須是專用的。PC 引入了機(jī)械抖動(由于步進(jìn)電機(jī)的驅(qū)動時間不合適,導(dǎo)致軋機(jī)晃動或運(yùn)行速度降低):軟件時序分辨率受并行接口速度的限制。當(dāng)多個軸一起驅(qū)動,步進(jìn)電機(jī)全速運(yùn)行時,每個軸每秒接收幾個 100000 個脈沖。 由于軟件無法同時在多個軸上實(shí)現(xiàn)精確的定時(軟件一次只能做一件事?。?,因此機(jī)械抖動會增加,并且可能需要降低全步進(jìn)速度才能進(jìn)行補(bǔ)償。如果您有一臺舊 PC 在壁櫥里無所事事(就像我們大多數(shù)人一樣),不介
  • 關(guān)鍵字: FPGA  CNC  步進(jìn)電機(jī)  運(yùn)動控制器  

CNC步進(jìn)電機(jī)控制2 -步進(jìn)控制

  • 并行接口這是一個典型的業(yè)余愛好者 CNC 設(shè)置。PC 使用其并行(打印機(jī))接口連接到步進(jìn)控制器,進(jìn)而驅(qū)動 CNC 銑床的步進(jìn)電機(jī)(有時簡稱為“步進(jìn)電機(jī)”)。假設(shè)我們的工廠有三個步進(jìn)電機(jī),讓我們放大以查看更多細(xì)節(jié)。PC 為每個步進(jìn)電機(jī)發(fā)送兩個信號(步進(jìn)和方向)。然后步進(jìn)控制器生成步進(jìn)輸出(每個步進(jìn) 4 到 8 根線,具體取決于它們的類型)。PC 必須專用于 CNC 任務(wù),因?yàn)椴竭M(jìn)/Dir 信號的時序必須盡可能精確。 PC 必須在 DOS 模式下運(yùn)行,或者在 Windows/Linux 模式下運(yùn)行,但所有其他
  • 關(guān)鍵字: FPGA  步進(jìn)電機(jī)  

CNC步進(jìn)電機(jī)控制1 - 什么是 CNC?

  • CNC是驅(qū)動切割機(jī)的控制器。 最受歡迎的切割機(jī)是銑床。銑床簡單的銑床有 3 個軸,而更復(fù)雜的機(jī)器有 4 個或更多軸。這是一臺簡單的 3 軸銑床。每個軸都用手柄手動控制。在數(shù)控機(jī)床上,每個軸都由電機(jī)和控制器移動,以精確控制電機(jī)的旋轉(zhuǎn)。 例如,假設(shè)電機(jī)每轉(zhuǎn)一圈,軸就會移動 1 毫米。 要移動 3 毫米,您需要轉(zhuǎn) 3 圈。 控制器如何確保電機(jī)整齊轉(zhuǎn)動 3 圈?電機(jī)和回路控制常用的電機(jī)有兩種類型:步進(jìn)電機(jī)和CC電機(jī)(CC=連續(xù)電流)。步進(jìn)電機(jī)通常使用開環(huán)運(yùn)動控制,而 CC 電機(jī)使用閉環(huán)運(yùn)動控制。解釋這意味著什么之
  • 關(guān)鍵字: FPGA  步進(jìn)電機(jī)  CNC  

DDS直接數(shù)字合成

  • DDS 是一種用于創(chuàng)建信號發(fā)生器的好方法。項(xiàng)目介紹任意信號相位累加器插值
  • 關(guān)鍵字: FPGA  DDS  直接數(shù)字合成  

DDS直接數(shù)字合成4 - 插值

  • 現(xiàn)在,雖然相位累加器非常精確,但輸出受到查找表中條目數(shù)量有限的影響:從一個條目轉(zhuǎn)到下一個條目時,輸出值會“跳躍”。 這對于低輸出頻率特別敏感,但也會影響高輸出頻率,這會在輸出頻譜中引入不需要的頻率。我們將解決這個問題。 為了便于理解,讓我們回到 15 位相位累加器。// sine without linear interpolationreg [14:0] phase_acc; ? ?// 15bitalways @(posedge clk) phase_acc <= phase
  • 關(guān)鍵字: FPGA  DDS  插值  

DDS直接數(shù)字合成3 - 相位累加器

  • DDS的第二個技巧是長相位累加器。 它允許來自DDS輸出的信號頻率非常靈活。我們將通過一個示例了解它是如何工作的。 讓我們從這個簡單的代碼開始。reg [10:0] cnt; ? // 11bit counteralways @(posedge clk) cnt <= cnt + 11'h1;sine_lookup my_sine(.clk(clk), .addr(cnt), .value(sine_lookup_output));計數(shù)器實(shí)際上是一個“相位累加器”。 那是因?yàn)樗看?/li>
  • 關(guān)鍵字: FPGA  DDS  相位累加器  

DDS直接數(shù)字合成2 - 任意信號

  • 為了生成任意信號,DDS 依賴于兩個主要技巧。LUT第一個 DDS 技巧是 LUT(查找表)。 LUT 是一個表格,用于保存我們想要生成的模擬信號的形狀。在FPGA中,LUT是作為blockram實(shí)現(xiàn)的。 在上圖中,我們使用了 512x10 位 LUT,它通常適合一個或兩個物理 FPGA 模塊。正弦波最常產(chǎn)生的信號形狀是正弦波。 它很特別,因?yàn)樗袃蓚€對稱性,可以很容易地利用它們來使 LUT 看起來更大。在正弦波中,第一個對稱性是sin(α)=sin(π-α)。假設(shè)我們的 “my_DDS_LUT” blo
  • 關(guān)鍵字: FPGA  DDS  LUT  

DDS直接數(shù)字合成1 - 簡介

  • 讓我們看看FPGA DSS實(shí)現(xiàn)是多么容易。DAC接口好的,您的新FPGA板具有快速DAC(數(shù)模轉(zhuǎn)換器)模擬輸出。 下面是一個運(yùn)行頻率為10MHz的100位DAC的電路板設(shè)置。在100MHz頻率下,F(xiàn)PGA每10ns向DAC提供一個新的10位值。DAC輸出模擬信號,對于周期性信號,奈奎斯特限值表示可以達(dá)到高達(dá)50MHz的速度。一個簡單的DDSDDS 通常用于生成周期性信號。 現(xiàn)在,讓我們嘗試一些簡單的東西并生成一個方波。module SimpleDDS(DAC_clk, DAC_data);input DA
  • 關(guān)鍵字: FPGA  DDS  DAC接口  

FPGA:圖形 LCD 面板- 文本

  • 圖形 LCD 面板 4 - 文本讓我們嘗試在面板上顯示字符。 這樣,面板就可以用作文本終端。我們的 480x320 示例面板可用作 80 列 x 40 行控制臺(使用 6x8 字符字體)或 60 列 x 40 行控制臺(使用 8x8 字符字體)。 我們將使用“字符生成器”技術(shù)。字符生成器讓我們假設(shè)“你好”這個詞在屏幕上的某個地方。在 ASCII 中,它使用 5 個字節(jié)(0x48、0x65、0x6C、0x6C、0x6F)。 我們的簡單字符生成器使用一個 RAM 來保存要顯示的字符,并使用一個 ROM 來保存
  • 關(guān)鍵字: FPGA  圖形LCD面板  

FPGA:圖形 LCD 面板- 圖形

  • 圖形 LCD 面板 3 - 圖形讓我們研究一下生成圖形視頻數(shù)據(jù)的 3 種方法。柵格化位圖在 LCD 上顯示圖形的經(jīng)典(且簡單)方法是將光柵化位圖數(shù)據(jù)保存到 RAM 中。我們將在這里使用一個 blockram。我們在這里顯示一個 128x32 像素的小位圖(非常適合 4Kbits 塊內(nèi)存):// Use a blockram to hold the graphical data wire [7:0] Bit
  • 關(guān)鍵字: FPGA  圖形LCD面板  

FPGA:圖形 LCD 面板- 視頻發(fā)生器

  • 圖形 LCD 面板 2 - 視頻發(fā)生器在能夠在面板上顯示任何內(nèi)容之前,我們需要生成視頻同步信號(H-sync 和 V-sync)。本項(xiàng)目使用的液晶屏具有以下特點(diǎn):單色,分辨率為 480x320(約 150000 像素)。同步接口,4位數(shù)據(jù)接口(每個時鐘輸入4個像素)。沒有屏幕外時間。使用 4 位數(shù)據(jù)輸入時,我們需要水平 480/4=120 個時鐘。使用 320 行,一個完整的視頻幀需要 120x320=38400 個時鐘。代碼如下所示:parameter ScreenWidth =&n
  • 關(guān)鍵字: FPGA  圖形LCD面板  視頻發(fā)生器  

FPGA:圖像化LCD屏-介紹

  • 圖形LCD面板使用數(shù)字接口,易于與FPGA連接。不同的接口圖形 LCD 面板有 2 種風(fēng)格:具有類似視頻的界面具有類似 CPU 外設(shè)的接口1.類似視頻的界面2. 類似CPU外設(shè)的接口優(yōu)勢低成本和廣泛可用(例如用于筆記本電腦)易于通過 FPGA 進(jìn)行控制自由顯示的內(nèi)容(幀緩沖/動態(tài)視頻/精靈/硬件鼠標(biāo)光標(biāo)......或這些的任意組合)易于連接到微控制器幀緩沖存儲器集成在面板上弊端需要視頻控制器(FPGA 或?qū)S眯酒┬枰恍┩獠看鎯ζ鳎ㄓ糜趲彌_器、字符生成器等)更高的成本和更低的可用性僅適用于幀緩沖器應(yīng)用
  • 關(guān)鍵字: FPGA  圖形LCD面板  

FPGA:圖像化LCD屏

  • FPGA是出色的視頻控制器,可以輕松控制圖形LCD面板。該項(xiàng)目分為4個部分:介紹視頻發(fā)生器圖形文本這是用于此項(xiàng)目的一個LCD面板的視圖:
  • 關(guān)鍵字: FPGA  圖形LCD面板  

Achronix:2024年全球“智能化”趨勢將帶來全新機(jī)遇

  • Achronix Semiconductor中國區(qū)總經(jīng)理 郭道正Achronix 半導(dǎo)體公司是一家提供高性能、高密度FPGA方案的高科技公司,成立于2004 年。自2017 年第一季度實(shí)現(xiàn)盈利以來,其季度營收由2016年第四季度的500萬美元,一年后躍升至4000萬美元,并成為當(dāng)時世界上發(fā)展速度最快的半導(dǎo)體公司之一。2024年新年之際,正值A(chǔ)chronix半導(dǎo)體成立20周年,我們EEPW也有幸采訪到了Achronix中國區(qū)總經(jīng)理郭道正先生,讓我們站在Achronix的視角上,回望過去的2023年,展望到來
  • 關(guān)鍵字: Achronix  FPGA  202401  

FPGA:動手實(shí)踐 - 數(shù)字示波器

  • 讓我們構(gòu)建一個簡單的數(shù)字示波器。單通道,約100 MSPS(每秒兆采樣)基于 RS-232(我們也會研究 USB)便宜的!簡單的數(shù)字示波器配方使用 KNJN.com 的零件,以下是我們所需的基本項(xiàng)目。1 x Pluto FPGA 板,帶 TXDI 和電纜(item#6120 和 #6130)1 x Flash 100MHz 采集板 (item#1206 )BNC 連接器 + 尼龍支架 + 連接器 2x8 (item#1250 + #1270 + #1275 )這是它們的樣子。我們還需要以下物品(
  • 關(guān)鍵字: FPGA  數(shù)字示波器  
共6764條 6/451 |‹ « 4 5 6 7 8 9 10 11 12 13 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時間 [ 查看詳細(xì) ]

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473