EEPW首頁(yè) >>
主題列表 >>
xilinx fpga
xilinx fpga 文章 進(jìn)入xilinx fpga技術(shù)社區(qū)
基于FPGA的LVDS模塊在DAC系統(tǒng)中的應(yīng)用
- 介紹了LVDS技術(shù)的原理,對(duì)LVDS接口在高速數(shù)據(jù)傳輸系統(tǒng)中的應(yīng)用做了簡(jiǎn)要的分析,著重介紹了基于FPGA的LVDS_TX模塊的應(yīng)用,并通過(guò)其在DAC系統(tǒng)中的應(yīng)用實(shí)驗(yàn)進(jìn)一步說(shuō)明了LVDS接口的優(yōu)點(diǎn)。
- 關(guān)鍵字: LVDS接口 高速數(shù)據(jù)傳輸 FPGA
基于EDMA的FPGA與DSP之間圖像高速穩(wěn)定數(shù)據(jù)傳輸?shù)牡脑O(shè)計(jì)與實(shí)現(xiàn)
- 設(shè)計(jì)了在FPGA與DSP之間進(jìn)行圖像數(shù)據(jù)傳輸?shù)挠布Y(jié)構(gòu),介紹了EDMA的工作原理、傳輸參數(shù)配置和EDMA的傳輸流程。在開(kāi)發(fā)的實(shí)驗(yàn)平臺(tái)上實(shí)現(xiàn)了這一傳輸過(guò)程。借助TI公司的DSP調(diào)試平臺(tái)CCS把接收到的圖像數(shù)據(jù)恢復(fù)成圖像,驗(yàn)證了傳輸過(guò)程的正確性和穩(wěn)定性。
- 關(guān)鍵字: EDMA 數(shù)據(jù)傳輸 FPGA
基于D類(lèi)功率放大的高效率音頻功率放大器設(shè)計(jì)
- 為提高功放效率,以適應(yīng)現(xiàn)代社會(huì)高效、節(jié)能和小型化的發(fā)展趨勢(shì),以D類(lèi)功率放大器為核心,以單片機(jī)89C51和可編程邏輯器件(FPGA)進(jìn)行控制及時(shí)數(shù)據(jù)的處理,實(shí)現(xiàn)了對(duì)音頻信號(hào)的高效率放大。系統(tǒng)最大不失真輸出功率大于1 W,可實(shí)現(xiàn)電壓放大倍數(shù)1~20連續(xù)可調(diào),并增加了短路保護(hù)斷電功能,輸出噪聲低。系統(tǒng)可對(duì)功率進(jìn)行計(jì)算顯示,具有4位數(shù)字顯示,精度優(yōu)于5%
- 關(guān)鍵字: 音頻放大器 D類(lèi)功率放大 FPGA
基于PXI總線(xiàn)的航天設(shè)備測(cè)試用高精度恒流源的設(shè)計(jì)與實(shí)現(xiàn)
- 給出了一種基于PXI總線(xiàn)的高精度恒流源的實(shí)現(xiàn)方法,介紹了其電路各個(gè)組成部分。測(cè)量結(jié)果其精度和分辨率均為15.7位,可應(yīng)用于要求高精度的測(cè)試系統(tǒng)。
- 關(guān)鍵字: 高精度恒流源 PXI總線(xiàn) FPGA
基于FPGA的可配置判決反饋均衡器的設(shè)計(jì)
- 在移動(dòng)通信和高速無(wú)線(xiàn)數(shù)據(jù)通信中,多徑效應(yīng)和信道帶寬的有限性以及信道特性的不完善性導(dǎo)致數(shù)據(jù)傳輸時(shí)不可避免的產(chǎn)生碼間干擾,成為影響通信質(zhì)量的主要因素,而信道的均衡技術(shù)可以消除碼間干擾和噪聲,并減少誤碼率。其中判決反饋均衡器(DFE)是一種非常有效且應(yīng)用廣泛得對(duì)付多徑干擾得措施。
- 關(guān)鍵字: 無(wú)線(xiàn)數(shù)據(jù)通訊 可配置均衡器 FPGA
基于FPGA的CAN總線(xiàn)轉(zhuǎn)換USB接口的設(shè)計(jì)方案
- 這里以CAN總線(xiàn)通信接口為例,詳細(xì)論述了基于FPGA的CAN總線(xiàn)轉(zhuǎn)換USB接口的設(shè)計(jì)方案。
- 關(guān)鍵字: 光電隔離 CAN總線(xiàn)轉(zhuǎn)換器 FPGA
基于Xilinx FPGA的嵌入式Linux設(shè)計(jì)流程
- 結(jié)合FPGA和Linux雙方優(yōu)勢(shì),可以很好地滿(mǎn)足嵌入式系統(tǒng)設(shè)計(jì)需求,量體裁衣,去除冗余。本文給出了一種基于Xilinx FPGA的嵌入式Linux操作系統(tǒng)解決方案。
- 關(guān)鍵字: 操作系統(tǒng)加載 Linux FPGA
利用FPGA的M4K作為移位寄存器的邏輯分析儀設(shè)計(jì)
- 采用Altera公司的Cyclone系列EPlC3T144C8作為控制芯片,QuartusⅡ?yàn)檐浖脚_(tái),用硬件描速語(yǔ)言設(shè)計(jì)了一個(gè)具有變頻采樣時(shí)鐘和16路采樣通道,基于VGA顯示的邏輯分析僅.該設(shè)計(jì)方案利用FPGA內(nèi)部的M4K決作為移位寄存器不斷地進(jìn)行讀進(jìn)數(shù)據(jù)的方式,提高了工作速度、性能穩(wěn)定性以及分析的范圍和質(zhì)量。該邏輯分析儀實(shí)現(xiàn)簡(jiǎn)單,價(jià)格低,具有較高的使用價(jià)值。
- 關(guān)鍵字: 采樣模式 邏輯分析儀 FPGA
FPGA設(shè)計(jì)系統(tǒng)時(shí)鐘的影響因素及其分析
- 時(shí)鐘是整個(gè)電路最重要、最特殊的信號(hào),系統(tǒng)內(nèi)大部分器件的動(dòng)作都是在時(shí)鐘的跳變沿上進(jìn)行, 這就要求時(shí)鐘信號(hào)時(shí)延差要非常小, 否則就可能造成時(shí)序邏輯狀態(tài)出錯(cuò);因而明確FPGA設(shè)計(jì)中決定系統(tǒng)時(shí)鐘的因素,盡量較小時(shí)鐘的延時(shí)對(duì)保證設(shè)計(jì)的穩(wěn)定性有非常重要的意義。
- 關(guān)鍵字: 信號(hào)時(shí)延 系統(tǒng)時(shí)鐘 FPGA
基于FPGA的LBS控制器設(shè)計(jì)
- 通過(guò)對(duì)LBS控制器的控制信號(hào)、LBS總線(xiàn)讀寫(xiě)操作時(shí)序、LBS狀態(tài)機(jī)進(jìn)行分析,設(shè)計(jì)并實(shí)現(xiàn)了一個(gè)高效、可靠的LBS控制器來(lái)實(shí)現(xiàn)FPGA和PEX8311的通信系統(tǒng),在PEX8311和FPGA接口中運(yùn)行狀態(tài)正常,穩(wěn)定性強(qiáng),成功應(yīng)用于某視頻采集卡、某PCIe數(shù)據(jù)采集卡等,基于FPGA設(shè)計(jì)的LBS控制器具有靈活性強(qiáng)、可編程能力強(qiáng)、適應(yīng)性強(qiáng)等優(yōu)點(diǎn)。
- 關(guān)鍵字: LBS控制器 PEX8311 FPGA
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類(lèi),一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿(mǎn)足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿(mǎn)足各類(lèi)高端應(yīng)用,如Virtex系列,用戶(hù)可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿(mǎn)足的情況下,優(yōu)先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473