ARM與Cadence實現(xiàn)行業(yè)里程碑
ARM與Cadence設計系統(tǒng)公司今天宣布成功流片了業(yè)界首款基于ARM CortexTM-A15 MPCoreTM 處理器的20納米設計。該測試芯片面向TSMC的20納米工藝,由來自ARM、Cadence與TSMC的工程師使用Cadence RTL-to-signoff流程共同開發(fā)完成。今天的聲明是ARM和Cadence在優(yōu)化Cortex-A15處理器設計流程方面合作18個月的成果。
本文引用地址:http://m.butianyuan.cn/article/124984.htm“Cortex-A15是我們迄今為止最高級的ARM處理器。ARM一直致力于幫助合作伙伴使用Cadence設計流程并面向TSMC高級工藝節(jié)點,該測試芯片是一個重要里程碑,”ARM處理器部門總經(jīng)理兼執(zhí)行副總裁Mike Inglis說,“共同開發(fā)20納米工藝節(jié)點設計要求三家公司之間的密切合作。我們期待著與Cadence的合作關系能不斷發(fā)展,一起開發(fā)與應用Cortex-A15及多款其他ARM處理器。”
“面向TSMC 20納米工藝的Cortex-A15處理器的實現(xiàn)在各方面都有所增進,這要求ARM、Cadence和TSMC的工程師像一個團隊那樣緊密合作,”Cadence硅實現(xiàn)部門研發(fā)部高級副總裁Chi-Ping Hsu說,“在過去3年里,針對世界最尖端工藝及20nm工藝節(jié)點,我們的Virtuoso和Encounter設計和簽收解決方案實現(xiàn)了重大突破。這次重要合作成果建立了用戶在最高級的工藝節(jié)點開發(fā)基于Cortex-A15處理器設計的里程碑。我們要擴展這種合作模式,與ARM在Cortex-A15和其它處理器的開發(fā)上進行更深入的合作。”
“TSMC已經(jīng)非常緊密地與其OIP產(chǎn)業(yè)鏈上的伙伴們合作,以確??蛻粼谘杆侔l(fā)展的市場上持續(xù)獲得成功,”TSMC設計基礎架構市場總監(jiān)Suk Lee說,“這款ARM Cortex-A15處理器的流片,是TSMC、ARM和Cadence等產(chǎn)業(yè)鏈伙伴更加密切合作的又一個成功案例。”
ARM與Cadence最近簽署了一份長期的技術協(xié)議,將為ARM工程團隊提供Cadence產(chǎn)品的長期使用權。ARM與Cadence共同致力于促使ARM處理器及Cadence設計流程的優(yōu)化和融合。這為ARM的合作伙伴們帶來了巨大的技術優(yōu)勢,他們將可以使用為ARM處理器開發(fā)設計而優(yōu)化的流程。
評論