新聞中心

EEPW首頁 > EDA/PCB > 新品快遞 > Silicon Labs公司推出PCI Express定時芯片

Silicon Labs公司推出PCI Express定時芯片

—— 提供最低功耗和最高集成度時鐘產(chǎn)品
作者: 時間:2012-02-01 來源:電子產(chǎn)品世界 收藏

  高性能模擬與混合信號IC領(lǐng)導(dǎo)廠商 Laboratories (芯科實驗室有限公司,NASDAQ: SLAB)今日宣布擴展其PCI Express()時鐘發(fā)生器和時鐘緩沖器產(chǎn)品組合,為業(yè)界提供范圍最廣的時鐘解決方案,以滿足 Gen 1/2/3標(biāo)準(zhǔn)的嚴格要求。 Labs擴展的定時產(chǎn)品組合包括現(xiàn)用Si5214x時鐘發(fā)生器和Si5315x時鐘緩沖器,此兩款產(chǎn)品針對功耗和成本敏感型PCIe應(yīng)用;同時還包括針對FPGA和SoC設(shè)計應(yīng)用的Si5335網(wǎng)絡(luò)定制時鐘發(fā)生器/緩沖器,這些設(shè)計要求支持多種差分時鐘格式,同時還需符合PCIe標(biāo)準(zhǔn)。

本文引用地址:http://m.butianyuan.cn/article/128438.htm

  PCIe互連標(biāo)準(zhǔn)已被大量應(yīng)用廣泛采用,包括:消費類電子產(chǎn)品、刀片服務(wù)器、存儲、嵌入式計算、IP網(wǎng)關(guān)和工業(yè)系統(tǒng)。PCIe接口也可用于FPGA和SoC裝置,為設(shè)計者提供靈活和高性能系統(tǒng)內(nèi)數(shù)據(jù)傳輸解決方案。 Labs公司利用其專利混合信號技術(shù)為PCIe設(shè)計提供一套靈活的時鐘解決方案,可滿足不同市場和應(yīng)用需求。

  Silicon Labs公司定時產(chǎn)品總經(jīng)理Mike Petrowski表示:“通過把‘一站式采購’定時IC供應(yīng)模式帶給PCIe市場,我們能為客戶提供最大靈活性,使客戶根據(jù)其PCIe應(yīng)用需求選擇最佳時鐘解決方案,我們擴展的PCIe 定時解決方案組合是開發(fā)人員現(xiàn)用時鐘選項的完整補充,包括最小化功耗、增強信號集成度和降低成本,同時也為基于FPGA設(shè)計提供業(yè)內(nèi)高度定制化的時鐘發(fā)生器和緩沖器。”

  現(xiàn)用PCIe時鐘解決方案

  Si5214x時鐘發(fā)生器和Si5315x時鐘緩沖器產(chǎn)品系列有2-9路的時鐘輸出,提供業(yè)界最高性能。新型PCIe時鐘發(fā)生器和緩沖器的電源效率為其他時鐘方案的兩倍,更低功耗有助于減少散熱、減少額外冷卻組件和電源穩(wěn)壓器的需要;同時此滿足PCIe對抖動性能最大50%容差的要求,帶來更好系統(tǒng)穩(wěn)定性和降低誤碼率。

  為進一步簡化設(shè)計復(fù)雜性,Si5214x和Si5315x產(chǎn)品利用輸出緩沖技術(shù)來集成所有外部終端電阻,從而減少組件數(shù)量、BOM成本、板面積和功耗。作為市場上最小PCIe時鐘裝置,新型時鐘發(fā)生器和緩沖器是空間受限型應(yīng)用的理想選擇。

  為克服電磁干擾(EMI)和射頻干擾(RFI),Si5214x 和Si5315x產(chǎn)品系列每個獨立輸出均具有可編程邊沿速率和失真控制。使用內(nèi)置I2C接口,開發(fā)人員無需更多組件即可微調(diào)信號并修復(fù)運行中的完整性問題。此信號完整性調(diào)節(jié)能力使產(chǎn)品更符合對EMI的要求,縮短PCIe電路板設(shè)計上市時間。

  網(wǎng)絡(luò)定制4路時鐘發(fā)生器/緩沖器

  Si5335時鐘發(fā)生器/緩沖器IC是業(yè)界最容易定制的時鐘解決方案,特別針對PCIe和基于FPGA應(yīng)用所面臨的定時挑戰(zhàn)。通過Silicon Labs公司網(wǎng)站www.silabs.com/Clockbuilder易于使用的ClockBuilder™ Web配置實用工具,客戶可以在2周內(nèi)獲得工廠定制化、引腳控制的Si5335器件(沒有最小訂單限制),Si5335輸出可配置多達四個輸出頻率,范圍為1-350 MHz任意組合。單一零件型號可以最多指定3個唯一的器件配置,因此Si5335可以代替3個獨立時鐘發(fā)生器或緩沖器,從而允許開發(fā)人員在多個設(shè)計中重復(fù)使用定制Si5335器件。

  Si5335時鐘發(fā)生器/緩沖器IC可提供高達5個用戶可分配控制引腳,以簡化PCIe和基于FPGA的系統(tǒng)設(shè)計,并使用PCIe兼容的擴頻時鐘選項來簡化EMI兼容性。 Si5335器件采用Silicon Labs專利MultiSynth小數(shù)分頻技術(shù),使其在每個輸出時鐘上的任意頻率合成均具有亞皮秒級抖動性能。Si5335性能超越PCIe、以太網(wǎng)和海量存儲行業(yè)標(biāo)準(zhǔn)的性能要求,其最大抖動為0.45ps(rms),優(yōu)于PCIe 3.0抖動性能要求(1ps)兩倍多。


上一頁 1 2 下一頁

關(guān)鍵詞: Silicon 芯片 PCIe

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉