飛思卡爾推出64位四核 QorIQ P5040 處理器
通信處理領(lǐng)導(dǎo)企業(yè)也推出新的雙核版本;兩個(gè)內(nèi)核通過(guò)結(jié)合豐富的加速器、高速接口和先進(jìn)的安全功能交付 2.4 GHz 的性能
本文引用地址:http://m.butianyuan.cn/article/132453.htm飛思卡爾半導(dǎo)體推出兩種 64 位多核 QorIQ P5 系列控制平面處理器,每個(gè)內(nèi)核均交付 2.4 GHz 的單線程性能。新的四核 QorIQ P5040 和雙核 P5021 產(chǎn)品具有強(qiáng)大的加速器、高速接口和安全特性組合,是針對(duì)功耗敏感控制平面應(yīng)用的高級(jí)嵌入式解決方案。
這兩款新產(chǎn)品是對(duì)飛思卡爾先前推出的 QorIQ P5020 和 P5010 器件的補(bǔ)充,QorIQ P5020 和 P5010 器件基于 2 GHz 內(nèi)核。此外,這兩款新產(chǎn)品還完善了業(yè)界最全面的嵌入式控制平面處理器產(chǎn)品組合。 隨著新產(chǎn)品的推出,飛思卡爾很快將提供面向廣泛應(yīng)用的單核、雙核和四核 64 位器件,從針對(duì)需要低于 15W 配置的產(chǎn)品的單核解決方案到面向計(jì)算密集型應(yīng)用的四核處理器。
這四種 QorIQ P5 系列產(chǎn)品都基于飛思卡爾 64 位 Power Architecture e5500 內(nèi)核,支持引腳和軟件兼容。通過(guò)混合 32 位模式功能進(jìn)一步加強(qiáng)了軟件重用,可支持傳統(tǒng)軟件,并有助于確保無(wú)縫過(guò)渡到 64 位計(jì)算。
飛思卡爾副總裁兼網(wǎng)絡(luò)處理器事業(yè)部總經(jīng)理 Bernd Lienhard 表示:“飛思卡爾推出新的 P5040 和 P5021 器件,進(jìn)一步擴(kuò)展了其及其成功的廣泛的 QorIQ 多核處理器。這些產(chǎn)品旨在幫助我們的客戶在處理與有線和無(wú)線數(shù)據(jù)在全球快速增長(zhǎng)相關(guān)的嚴(yán)格的控制平面處理要求時(shí),能夠保持有序的權(quán)力。”
這兩款新產(chǎn)品都提供每瓦的最佳性能,針對(duì)工業(yè)、存儲(chǔ)、軍事/航空航天和網(wǎng)絡(luò)應(yīng)用,其中包括核心路由器和數(shù)據(jù)中心。它們提供先進(jìn)的安全功能,包括安全應(yīng)用代碼引導(dǎo)、篡改檢測(cè)電路和安全調(diào)試,以及硬件輔助加密協(xié)議加速等。飛思卡爾嵌入式信任架構(gòu)是建立高度安全的系統(tǒng)的關(guān)鍵,它能夠防止克隆及未經(jīng)授權(quán)的內(nèi)核在系統(tǒng)上運(yùn)行。
將應(yīng)用專用加速器和先進(jìn)的 I/O 集成在一個(gè)單一的嵌入式器件上,意味著這兩款新產(chǎn)品的用戶能夠獲得縮短系統(tǒng)開發(fā)周期、降低熱管理成本等好處。處理效率在某種程度上通過(guò)CoreNet 片上結(jié)構(gòu)實(shí)現(xiàn)了優(yōu)化,CoreNet 片上結(jié)構(gòu)旨在為加速器和內(nèi)核提供動(dòng)力,同時(shí)消除總線爭(zhēng)用問(wèn)題。RAID 5/6 引擎為存儲(chǔ)應(yīng)用將處理器內(nèi)核從奇偶計(jì)算中分流出來(lái)。 這些器件集成了對(duì) PCIe、SGMII、XAUI、SATA、Aurora和多個(gè) 1GigE 和 10GigE的高速連接支持。 此外,還提供雙精度浮點(diǎn)支持,以滿足關(guān)鍵工業(yè)市場(chǎng)要求。
評(píng)論