ADI推出業(yè)界最靈活的雙路時鐘轉換器
北京2012年8月1日電 /美通社亞洲/ -- Analog Devices, Inc. (NASDAQ: ADI)最近推出一款完全可編程的抖動衰減雙路時鐘轉換器IC(集成電路)AD9559,以滿足高速光纖傳輸網(wǎng)絡(OTN) 應用和高密度線路卡的時序要求。 AD9559 四輸入多服務線路自適應時鐘轉換器可同時支持不同的標準頻率,適合各種有線通信應用,包括同步以太網(wǎng)、SONET/SDH、1/10/100G以太網(wǎng)、光纖通道,以及其他需要低抖動、高靈活性及快速上市的應用。AD9559轉換器IC可將任何標準輸入頻率同步轉換為高達1.25 GHz 的任何標準輸出頻率,12 kHz至20 MHz集成帶寬范圍內的總抖動小于 400 fs RMS(均方根)。AD9559用單芯片IC取代了兩個同步時序器件,有助于設計人員減小電路板面積及優(yōu)化成本。
本文引用地址:http://m.butianyuan.cn/article/135303.htm下載數(shù)據(jù)手冊和申請樣片:http://www.analog.com/zh/pr0723/ad9559
有關該器件的單通道版本,請訪問http://www.analog.com/zh/pr0723/ad9557
更多有關產品信息,請致電亞洲技術支持中心:400 6100 006,或發(fā)送郵件至 china.support@analog.com,也可點擊ADI官方微博http://weibo.com/analogdevices ,或通過手機登錄m. analog.com 或 www.analog.com 了解最新產品等信息。
更多ADI產品及應用視頻,請訪問:http://videos.analog.com/category/chinese/
AD9559是業(yè)界最靈活的高性能雙路自適應時鐘轉換解決方案,適合高密度線路卡和OTN應用。自適應時鐘允許在鎖定DPLL(數(shù)字PLL)的同時改變DPLL分頻比。因此,輸出頻率可在標稱輸出頻率的+/- 100 ppm范圍內動態(tài)調整,頻率分辨率步進小于0.1 ppb,無需斷開環(huán)路或對器件重新編程。AD9559 IC的并行PLL架構允許用戶生成完全相互獨立的輸出時鐘。兩個DPLL都可以與四個輸入?yún)⒖紩r鐘之一同步,且每個DPLL都能產生兩個輸出時鐘。DPLL可以降低與外部參考時鐘相關的輸入時間抖動或相位噪聲。
借助數(shù)字控制環(huán)路和保持電路,即使所有基準時鐘都已失效,AD9559也可以連續(xù)產生干凈(低抖動)、有效的輸出時鐘。利用AD9559時鐘轉換器的內置編程能力,網(wǎng)絡線路卡設計工程師可以在許多不同的電路板設計中使用相同的器件,減少所需器件的數(shù)量,并降低整體系統(tǒng)成本。
AD9559時鐘轉換器尺寸為10 mm x 10 mm,便于線路卡設計人員獲得緊湊、頻率捷變、高性價比的時鐘。適合的應用包括數(shù)據(jù)通信、新一代有線網(wǎng)絡應用、測試和測量、高速數(shù)據(jù)采集、視頻應用以及無線基站控制器。
AD9559四輸入雙路自適應時鐘轉換器的主要特性
雙PLL架構,四路參考輸入(單端或差分)與一個輸入交叉點相連
支持自適應時鐘和帶隙時鐘輸入基準,適合OTN解映射應用
在保持模式下穩(wěn)定性支持GR-1244 Stratum 3
平穩(wěn)的參考切換,輸出相位幾乎無擾動
支持Telcordia GR-253抖動產生、轉換和容差,適用于SONET/SDH至OC-192系統(tǒng)。
支持ITU-T G.8262同步以太網(wǎng)從時鐘
支持ITU-T G.823、G.824、G.825和G.8261
評論