基于多處理器的可識(shí)別方位引信信號(hào)處理系統(tǒng)
2.4 DSP單元設(shè)計(jì)
引信信號(hào)處理系統(tǒng)設(shè)計(jì)中選用了TI公司的F2802芯片,作為FFT運(yùn)算后續(xù)處理檢測(cè)、判別的主處理器。F2812有內(nèi)置Flash存儲(chǔ)器,無需外掛存儲(chǔ)芯片。F2812是一款高速成熟的DSP處理器,具有很強(qiáng)的數(shù)字信號(hào)處理能力,最高核心頻率可達(dá)150 MHz,程序中系統(tǒng)時(shí)鐘設(shè)定為100 MHz,既能滿足信號(hào)處理的實(shí)時(shí)性要求,同時(shí)又保證了器件工作的穩(wěn)定性。
DSP信號(hào)處理器接收到FPGA發(fā)送的中斷請(qǐng)求后,從FPGA雙口RAM中讀取128點(diǎn)頻譜x(k),對(duì)x(k)進(jìn)行逐點(diǎn)選大,找到目標(biāo)所在頻譜位置。將單元內(nèi)其他譜線能量相加平均作為噪聲能量N。為弱化信號(hào)截?cái)嘁鸬念l譜泄漏,計(jì)算噪聲能量時(shí),去掉最大譜線兩側(cè)相鄰的兩根譜線,將最大譜線及噪聲能量的比值與既定門限進(jìn)行比較,判斷目標(biāo)是否存在,若不存在,則進(jìn)行下一幀運(yùn)算;若存在,則進(jìn)入方位識(shí)別程序,進(jìn)行方位識(shí)別,若能識(shí)別出目標(biāo)方位,則給出二進(jìn)制3位方位指示信號(hào)3b000~3b111,分別對(duì)應(yīng)導(dǎo)彈周向8個(gè)方位。DSP軟件處理流程圖如圖6所示。本文引用地址:http://m.butianyuan.cn/article/148047.htm
3 關(guān)鍵技術(shù)及其實(shí)現(xiàn)
3.1 方位識(shí)別算法的具體實(shí)現(xiàn)
根據(jù)文中方位識(shí)別算法設(shè)計(jì),可以得到可識(shí)別方位信號(hào)處理系統(tǒng)的測(cè)向工作原理,但判據(jù)的確定僅是理論的推導(dǎo),只有對(duì)實(shí)際多普勒回波的時(shí)域和頻域特征進(jìn)行分析,從中得出各通道多普勒信號(hào),對(duì)應(yīng)頻譜譜峰與實(shí)際目標(biāo)方位的對(duì)應(yīng)關(guān)系。設(shè)計(jì)中,基于多普勒比幅算法的方位識(shí)別功能最終判據(jù)的確定是一個(gè)不斷試驗(yàn)、根據(jù)試驗(yàn)結(jié)果又去不斷修正的過程,由于DSP芯片對(duì)于復(fù)雜算法的實(shí)現(xiàn)有著較好的靈活性,經(jīng)過不斷的試驗(yàn)和較件憂化,最終得到一個(gè)穩(wěn)定可靠的可識(shí)別8象限方位信息的引信信號(hào)處理系統(tǒng)。
評(píng)論