新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于UCC27321高速MOSFET驅(qū)動芯片的功能與應(yīng)用

基于UCC27321高速MOSFET驅(qū)動芯片的功能與應(yīng)用

作者: 時間:2010-03-04 來源:網(wǎng)絡(luò) 收藏

1 引言

  隨著電力電子技術(shù)的發(fā)展,各種新型的層出不窮,為電路的設(shè)計提供了更多的選擇和設(shè)計思路,外圍電路大大減少,使得電路愈來愈簡潔,.性能也獲得到了很大地提高。其中就是一種外圍電路簡單,高效,快速的驅(qū)動。


2 和特點

  TI公司推出的新的驅(qū)動能輸出9A的峰值電流,能夠快速地驅(qū)動開關(guān)管,在10nF的負(fù)載下,其上升時間和下降時間的典型值僅為20ns。工作電源為4―15V。工作溫度范圍為-40℃―105℃。圖1給出了芯片的內(nèi)部原理圖,表1為輸入、輸出邏輯表。表2為各個引腳的介紹。

  的ENBL是給設(shè)計者預(yù)留的引腳端,為高電平有效(見表1)。在標(biāo)準(zhǔn)工業(yè)中,ENBL端經(jīng)100K的上拉電阻接至高電平。一般正常工作時可以懸空。為求可靠,也可將其接至輸入電源高電平,低電平時芯片不工作。通過對ENBL的精心設(shè)置可以設(shè)計出可靠的保護(hù)電路。

  UCC27321的輸出端采用了獨特的雙極性晶體管圖騰柱和雙MOSFET圖騰柱的并聯(lián)結(jié)構(gòu),能在幾百納秒的時間內(nèi)提供高達(dá)9A的峰值電流并使得有效電流源能在低電壓下正常工作。

  當(dāng)輸出電壓小于雙極性晶體管的飽和壓降時,其輸出阻抗為MOSFET的Ron。當(dāng)驅(qū)動電壓過低或過沖時,輸出級MOSFET的體二極管提供了一個小的阻抗。這就使得在絕大多數(shù)情況下,無須在輸出腳6、7與地之間額外地增加一個肖特基二極管。

  UCC27321在MOSFET的彌勒高原效應(yīng)轉(zhuǎn)換期間能獲得9A的峰值電流。UCC27321內(nèi)部獨特的輸出結(jié)構(gòu)使得放電能力比充電能力要強的多。充電時電流流經(jīng)P溝道MOS,放電時電流流經(jīng)N溝道MOS,這就使得這種芯片的驅(qū)動關(guān)斷能力要比其導(dǎo)通能力強,對防止MOSFET的誤導(dǎo)通是很有利的。

本文引用地址:http://m.butianyuan.cn/article/152065.htm



3 功率MOSFET驅(qū)動電路的一般要求和最佳驅(qū)動特性:

  A、MOSFET管工作在高頻時,必須注意以下兩點[1]:

 ?、俦M可能減少MOSFET各端點的連接線長度,特別是柵極引線。若不行,可在靠近柵極處串聯(lián)一小電阻以便抑制寄生振蕩。(如圖2)

 ?、谟捎贛OSFET的輸入阻抗高,驅(qū)動電源的輸出阻抗必須比較低,以避免正反饋引起的振蕩。特別是MOSFET的直流輸入阻抗非常高,而它的交流輸入阻抗是隨頻率而改變的,因此MOSFET的驅(qū)動波形的上升和下降時間與驅(qū)動脈沖發(fā)生器的阻抗有關(guān)。


圖2工作在共源極的電路圖

  B、MOSFET的最佳驅(qū)動特性應(yīng)具有:

  ①功率管開通時,驅(qū)動電路提供的柵極電壓應(yīng)有快速的上升沿,并一開始有一定的過沖,以加速開通過程。

 ?、诠β使軐?dǎo)通期間,應(yīng)能在任何負(fù)載情況下都能保證功率管處于導(dǎo)通狀態(tài),且使功率管Vds在管子導(dǎo)通的前提下壓降較低,以保證低的導(dǎo)通損耗。

  ③關(guān)斷瞬時,驅(qū)動電路應(yīng)提供足夠的反壓,使漏極電流迅速下降,加速關(guān)斷過程。(圖3為最佳柵極驅(qū)動電壓波形)

圖3 最佳柵極驅(qū)動電壓波形
4 UCC27321使用注意事項

 ?、烹娐凡季稚系目紤][2,3]:

  UCC27321的最大輸入電流為500mA,輸入信號可以由PWM控制芯片或邏輯門產(chǎn)生。我們不需要對輸入信號進(jìn)行整形而刻意減小驅(qū)動速度。若想限制其驅(qū)動速度,可在其輸出端與負(fù)載間串一個電阻,有助于吸收驅(qū)動芯片的損耗。
  
  驅(qū)動芯品的低阻抗和高di/dt,都會帶來寄生電感和寄生電容產(chǎn)生的振鈴。為盡可能消除這些不良影響,我們在電路布局上應(yīng)加以注意:
 
  總的來說,驅(qū)動電路應(yīng)盡可能的靠近負(fù)載。在UCC27321的輸出側(cè)VDD和地之間跨接一個1uF的低ESR電容以濾除電源高頻分量。將PIN1和PIN8、PIN4和PIN5相連;輸出端PIN6和PIN7相連后接至負(fù)載。

  PGND、AGND之間,兩個VDD引腳之間都存在一個較小的阻抗。為了使輸入、輸出電源和地之間進(jìn)行解耦,同時利用上述特征,可在5腳和8腳之間跨接一個1uF的低ESR電容(有助于獲得大的驅(qū)動電流),在1腳和4腳之間跨接一個0.1uF的陶瓷電容以降低輸出阻抗。若想獲得進(jìn)一步的解耦,可在PIN1和PIN8之間串一小磁環(huán)以消除電流振蕩;在PIN4和PIN5之間加一對反并聯(lián)二極管,實現(xiàn)PGND和AGND之間的解耦。

  由于在MOSFET開通時UCC27321能提供很大的充電電流,根據(jù)公式,可知驅(qū)動電壓在開通時有很高的電壓尖峰。為防止柵源電壓過高,MOSFET被擊穿,可在輸出端與地之間并一個18V的穩(wěn)壓管。

 ?、乞?qū)動電流和功率要求[4,5]

  在MOSFET開通時UCC27321能提供幾百納秒的9A峰值電流,使其迅速開通;為求迅速關(guān)斷,驅(qū)動芯片應(yīng)能對地提供同樣高的放電電流。由于功率MOSFET為容性負(fù)載,開通時MOSFET柵極電壓偏置為Vg,則給電容的充電能量可簡單地看作為:
 Ciss為MOSFET輸入電容,Vg為柵極偏置電壓。

光耦相關(guān)文章:光耦原理


萬用表相關(guān)文章:萬用表怎么用


斷路器相關(guān)文章:斷路器原理


負(fù)離子發(fā)生器相關(guān)文章:負(fù)離子發(fā)生器原理
高壓真空斷路器相關(guān)文章:高壓真空斷路器原理
漏電斷路器相關(guān)文章:漏電斷路器原理

上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉