計(jì)算機(jī)電源“白金”化
解決方案
若想減少 QE 和 QF 主體二極管導(dǎo)電,最好是在 QA 和 QB 延遲期間 (tDelay) 讓這些同步整流器開(kāi)啟。要做到這一點(diǎn),必須通過(guò)其自有輸出來(lái)驅(qū)動(dòng) FET QE 和 QF,其中“導(dǎo)通”時(shí)間而非同步的“斷開(kāi)”時(shí)間會(huì)重疊。圖 3 顯示了具有 6 個(gè)單獨(dú)驅(qū)動(dòng)信號(hào)(OUTA 到 OUTF)的相移、全橋接轉(zhuǎn)換器的功能示意圖。通過(guò)根據(jù) QA 到 QD 的邊緣,導(dǎo)通和斷開(kāi) OUTE 及 OUTF,可以產(chǎn)生 QE (OUTE) 和 QF (OUTF) 的信號(hào)。表 1 和圖 4 顯示了完成這項(xiàng)工作所需的時(shí)序。圖 4 所示理論波形表明,這種技術(shù)去除了主體二極管導(dǎo)電,其會(huì)在 tDelay 期間兩個(gè)柵極驅(qū)動(dòng)均為斷開(kāi)時(shí),與圖 2 所示柵極驅(qū)動(dòng)信號(hào)一起出現(xiàn)。
表 1 OUTE 和 OUTF 導(dǎo)通/斷開(kāi)過(guò)渡轉(zhuǎn)換
圖 3 使用表 1 時(shí)序的相移、全橋接轉(zhuǎn)換器
圖 4 減少 QE 和 QF 體二極管導(dǎo)電的時(shí)序圖
試驗(yàn)結(jié)果
為了查看這種技術(shù)在減少主體二極管導(dǎo)電方面的效果如何,我們對(duì)一個(gè) 390-V 到 12-V 相移、全橋接轉(zhuǎn)換器進(jìn)行了改進(jìn),旨在通過(guò)圖 2 和 4 所示信號(hào)驅(qū)動(dòng) FET。
圖 5 QE 和 QF 主體二極管導(dǎo)電波形圖
圖 5 顯示了同步FET(QE 和 QF)柵極的波形圖,它們通過(guò) OUTA 和 OUTB PWM 輸出驅(qū)動(dòng)。圖中,在 OUTA 和 OUTB 之間的延遲時(shí)間 (tDelay) 期間可以觀測(cè)到主體二極管導(dǎo)電。
評(píng)論