Intel 5年內量產納米線/納米帶晶體管!搭檔3nm?
Intel這幾年雖然在制造工藝上步伐慢了很多,但是說起半導體前沿技術研究和儲備,Intel的實力仍是行業(yè)數(shù)一數(shù)二的。
本文引用地址:http://m.butianyuan.cn/article/202006/414582.htm在近日的國際超大規(guī)模集成電路會議上,Intel首席技術官、Intel實驗室總監(jiān)Mike Mayberry就暢談了未來的晶體管結構研究,包括GAA環(huán)繞柵極、2D MBCFET多橋-通道場效應管納米片結構,乃至最終擺脫CMOS。
FinFET立體晶體管是Intel 22nm、臺積電16nm、三星14nm工藝節(jié)點上引入的,仍在持續(xù)推進,而接下來最有希望的變革就是GAA環(huán)繞柵極結構,重新設計晶體管底層結構,而且可以做得很小(nanowire納米線),也可以做得很寬(nanosheet納米片)。
這方面比較高調的當屬三星,早就宣布將在3nm工藝節(jié)點上應用GAA結構。臺積電、Intel則沒有公布或確定具體計劃。
在會議問答階段,有記者問起Mike Mayberry,納米線、納米帶(nanoribbon)結構的晶體管何時能夠投入大規(guī)模量產,他表示雖然沒有明確的路線圖,但粗略估計未來5年內有戲。
根據早先公布的模糊路線圖,Intel未來將每兩年進行一次工藝節(jié)點重大升級,而每一代工藝都會有+、++兩次優(yōu)化增強,2021年是7nm,首發(fā)用于高性能計算GPU Ponte Vecchio,2023年預計進入5nm并同時有7nm++,2025年轉入3nm并同時有5nm++。
按照Mike Mayberry給出的時間表,如果樂觀激進的話,Intel有望在3nm工藝上應用全新的納米結構晶體管,或者慢一點的話到時候還是5nm。
他還展望了更遙遠的未來,2030年前有望進入神經擬態(tài)(neuromorphic)的計算時代,而至于量子計算,可能要2030-2035年才能真正投入商用。
評論