新聞中心

EEPW首頁(yè) > 業(yè)界動(dòng)態(tài) > 臺(tái)積電披露3nm工藝更多細(xì)節(jié)信息 晶體管密度是5nm工藝1.7倍

臺(tái)積電披露3nm工藝更多細(xì)節(jié)信息 晶體管密度是5nm工藝1.7倍

作者: 時(shí)間:2020-08-27 來(lái)源:TechWeb.com.cn 收藏

據(jù)國(guó)外媒體報(bào)道,正如外媒此前所預(yù)期的一樣,芯片代工商在今日開始的全球技術(shù)論壇上,披露了下一代先進(jìn)工藝的更多細(xì)節(jié)信息。

本文引用地址:http://m.butianyuan.cn/article/202008/417599.htm

taijidianjingyuan_500

2020年的全球技術(shù)論壇,是他們舉行的第二十六屆全球技術(shù)論壇,論壇上分享了第一代、第二代、4nm等先進(jìn)工藝方面的信息,但在工藝已經(jīng)投產(chǎn)的情況下,外界最期待的還是5nm之后的下一個(gè)全新工藝節(jié)點(diǎn)工藝。

在今天的論壇上,也披露了工藝的相關(guān)信息。他們的3nm工藝,仍將繼續(xù)使用鰭式場(chǎng)效應(yīng)(FinFET),不會(huì)采用三星計(jì)劃在3nm工藝節(jié)點(diǎn)上使用的環(huán)繞式閘極電晶體(GAA)。

同第一代的5nm工藝相比,3nm工藝將使芯片的性能提升10%到15%,能耗降低25%到30%,臺(tái)積電方面承諾3nm工藝的密度將是5nm工藝的1.7倍。

外媒在報(bào)道中表示,臺(tái)積電的3nm工藝的密度,將是第一代的7nm工藝的3倍,可使芯片的能耗降低51%,性能提升32%。

按計(jì)劃,臺(tái)積電的 3nm工藝,將在明年進(jìn)入風(fēng)險(xiǎn)試產(chǎn),2022年下半年大規(guī)模量產(chǎn)。



關(guān)鍵詞: 臺(tái)積電 3nm 5nm 晶體管

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉