新聞中心

EEPW首頁 > 業(yè)界動態(tài) > 跳過5nm 臺積電透露Graphcore下一代IPU將基于3nm工藝研發(fā)

跳過5nm 臺積電透露Graphcore下一代IPU將基于3nm工藝研發(fā)

作者: 時間:2020-08-30 來源:TechWeb.com.cn 收藏

據(jù)國外媒體報道,工藝在今年一季度投產(chǎn)之后,下一代工藝研發(fā)的重點(diǎn)已轉(zhuǎn)移到了,目前正在按計(jì)劃推進(jìn),計(jì)劃在2021年風(fēng)險試產(chǎn),2022年下半年大規(guī)模投產(chǎn)。

本文引用地址:http://m.butianyuan.cn/article/202008/417699.htm

taijidian_500

在2020年度的全球技術(shù)論壇上,他們也提到了工藝,披露了工藝的性能提升信息。

外媒最新的報道顯示,在介紹3nm的工藝時,重點(diǎn)提到了為人工智能和機(jī)器學(xué)習(xí)研發(fā)加速器的半導(dǎo)體廠商。臺積電透露,用于加速機(jī)器學(xué)習(xí)的下一代智能處理單元(),將基于臺積電的3nm工藝研發(fā),越過工藝。

目前已經(jīng)推出兩代,第一代是Colossus Mk1 ,采用臺積電的16nm工藝,集成236億個晶體管;第二代是不久前推出的Colossus Mk2 IPU,采用的是臺積電的7nm工藝,集成592億個晶體管。

雖然臺積電透露Graphcore下一代的IPU將基于臺積電的3nm工藝研發(fā),但并未透露具體的時間框架,也未提及Graphcore的任何策略信息。



關(guān)鍵詞: 5nm 臺積電 Graphcore IPU 3nm

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉