新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 集成電源噪聲抑制的時鐘源簡化FPGA系統的電源設計

集成電源噪聲抑制的時鐘源簡化FPGA系統的電源設計

作者: 時間:2013-10-13 來源:網絡 收藏

  1 引言

本文引用地址:http://m.butianyuan.cn/article/228048.htm

  就本質而言,FPGA是一種耗電設備,需要復雜的電能傳輸和多電壓軌。單芯片通常有數瓦功耗,運行在1.8V、2.5V和3.3V電壓軌。激活的高速片上串行解串器(sERDEs)會增加幾瓦功耗,并且使電能輸送策略復雜化。當FPGA功耗增加時,對敏感的模擬和混合信號子系統性能的要求也隨之增加。其中最重要的是時鐘子系統,它們?yōu)镕PGA和其他板級元件提供低抖動的時鐘參考。

  2降低電源噪聲,提高轉換效率的通用方法

  耗電系統無法避免電源噪聲。

  一般而言,系統設計者應盡可能的嘗試使用低噪聲線性電源。然而,過高的管耗通常阻止了線性穩(wěn)壓器的應用。當使用線性設備時,如果不計負載電流,調節(jié)3.3V輸入到1.8V輸出的轉換效率僅有54%.低轉換效率把電能消耗在穩(wěn)壓器而不是負載上,使線性設備無法滿足許多高性能應用的要求。

  2 LDo的優(yōu)缺點

  通過減少調節(jié)過程中輸入到輸出的電壓差,低壓差線性穩(wěn)壓器(LDO)的應用有助于提高轉換效率。例如,2.5V到1.8V調節(jié)可為全部負載提供高達72%的轉換效率。

  這在負載所需電流不超過500mA時,通常是一個好的做法。然而,當負載需要lA~3A的電流消耗時,LDO就不能提供太大的幫助了。當穩(wěn)壓器處于輸入輸出電壓差范圍之內時,它不能再進行有效的調節(jié)。

  其外在表現就像一個電阻器,無法響應負載電流或輸入電壓的變化。

  結果削弱了穩(wěn)壓器的能力,不適合為敏感電路模塊供電。

  為了保持良好的調節(jié)和能力,LDO必須使用比它們輸入輸出電壓差規(guī)范中規(guī)定的更高的輸入電壓供電,這降低了轉換效率。為滿足輸入輸出電壓差的條件要求,多個LDO可并聯在一起,以減少通過每個穩(wěn)壓器的負載電流。但是,復雜的結構和高昂的成本使得這個替代方案沒有什么吸引力。

  3 開關穩(wěn)壓器的優(yōu)缺點

  提高轉換效率和維持寬負載電流范圍調節(jié)的更實際的方法是使用開關穩(wěn)壓器。開關穩(wěn)壓器有高達85%一95%的轉換效率,這常常使其成為FPGA的唯一選擇。隨著效率的提升,伴隨而來的副作用是多達50mVp-p“100mVp-p的電壓紋波噪聲。由于FPGA邏輯和I/O電路的高功耗,導致通常低于50mV.的開關紋波要求是高成本和不切實際的。

  4 其它噪聲和挑戰(zhàn)

  另一種噪聲來源是FPGA本身。結構內系統時鐘可能運行在數十到數百兆赫茲。當高功率數字邏輯運行時,其產生的噪聲瞬變波及到各種電源層??焖偎沧儺a生高能量毛刺,需要電源濾波器進行平滑處理。由于大多數電源去耦優(yōu)化僅僅在一個或幾個頻率上呈現低阻抗,因此很難甚至不可能清除所有電源軌上的高頻噪聲。噪聲會通過電源傳播到其他子系統,特別是那些靠近FPGA的子系統。  FPGA面臨著另~個挑戰(zhàn)。當邏輯或I/O電路在低和高功率運行狀態(tài)之間切換時,負載電流顯著波動。當邏輯電路進入集中運行的高功率運行狀態(tài),電源的負載加重。

  當邏輯電路進入低功耗狀態(tài),負載減輕,電源返回正常狀態(tài)。許多活動能夠產生這種負載變化,而且這些活動的變化規(guī)律一般是無法預測或控制的。負載變化在電源軌上產生低頻包絡,一般低于100kHz.

  噪聲包絡可以使用額外的穩(wěn)壓器清除,但是增加了成本和電路板空間,減少了電源設備的利潤。

  由于這些原因,當與FPGA共用同一電源軌時,敏感模擬組件面臨著考驗。在許多情況下,用戶可能會遇到莫名其妙的性能下降或異常等不可預知的行為。傳統的解決辦法是每個敏感時鐘系統使用隔離的電源供電,這些電源使用線性穩(wěn)壓器來過濾低頻噪聲,使用大量的由磁珠和陶瓷去耦電容組成的LC過濾高頻噪聲。然而,這不是一個理想的解決方案,因為它增加了成本和設計復雜度。此外。它割裂了電源層,在提供低阻抗和可靠耦合的回路方面降低了性能。更好的解決辦法是保持一個連續(xù)的電源層,整個板上盡可能的完整。然而,為了利用這一優(yōu)勢,每個子系統必須能夠承受電源噪聲。

  5 FPGA對時鐘源的特殊要求

  當前,FPGA嚴重依賴低抖動時鐘源,以滿足終端應用需求。

  FPGA可驅動背板、光學模塊,或GMII/xGMlI接口,所有這些都需要超低抖動的時間參考。如何運行在FPGA弓I起的嘈雜環(huán)境中,已成為FPGA參考時鐘設計面I臨的主要挑戰(zhàn)。

  圖la和


上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉