新聞中心

EEPW首頁 > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 先進(jìn)高速傳輸接口及高速DDR存儲(chǔ)器技術(shù)

先進(jìn)高速傳輸接口及高速DDR存儲(chǔ)器技術(shù)

作者: 時(shí)間:2013-07-20 來源:網(wǎng)絡(luò) 收藏

當(dāng)今的IC設(shè)計(jì)大幅增加了許多功能,必須運(yùn)用既有的驗(yàn)證有效IP組件,以滿足上市前置時(shí)間的要求。但是,由于功能要求與技術(shù)制程的差異,各公司必須提供的IP種類太多。創(chuàng)意電子的IP生態(tài)系統(tǒng)(IP Eco-System)為整體解決方案之一環(huán),讓客戶能夠便于選擇及使用GUC創(chuàng)意電子、TSMC臺(tái)積電公司和其它IP供應(yīng)商的產(chǎn)品,為設(shè)計(jì)人員提供最廣泛的設(shè)計(jì)選擇,以實(shí)時(shí)而且高成本效益的方式,完成自己的專案。

  創(chuàng)意電子專精于為客戶提供適當(dāng)?shù)姆椒?、技術(shù)和設(shè)計(jì)流程,以強(qiáng)化生產(chǎn)力并降低風(fēng)險(xiǎn)。創(chuàng)意電子周延的IP產(chǎn)品與服務(wù)系列,搭配IP生態(tài)系統(tǒng)(IP Eco-System)中的伙伴供應(yīng)商,實(shí)現(xiàn)新興技術(shù)與的快速采用,同時(shí)縮減客戶的上市前置時(shí)間與SoC開發(fā)風(fēng)險(xiǎn),并確保符合各種標(biāo)準(zhǔn)規(guī)范。

  創(chuàng)意電子通過芯片驗(yàn)證的IP為設(shè)計(jì)人員提供各式各樣可合成的設(shè)計(jì)實(shí)現(xiàn)IP、PHYs與驗(yàn)證IP,適用于ASIC、FPGA與SoC設(shè)計(jì)。創(chuàng)意電子自家的IP陣容涵蓋匯流排、混合訊號(hào)、AD/DA、多媒體、電源管理與SERDES。

  而創(chuàng)意電子在2011第1季進(jìn)入量產(chǎn)階段有兩項(xiàng)最重要的IP技術(shù),一為高速傳輸(High Speed SerDes),另一為接口技術(shù)。

  一、先進(jìn)高速傳輸接口

  創(chuàng)意電子已經(jīng)成功開發(fā)先進(jìn)高速傳輸接口,如:PCI-e 3.0、USB 3.0、SATA 3.0以及最尖端的10G+ SerDes技術(shù)。

  創(chuàng)意電子的10G+ SerDes技術(shù)已進(jìn)入客戶量產(chǎn)階段。此技術(shù)的應(yīng)用主要針對(duì)兩方面的市場(chǎng):(1)光纖到戶(Fiber-to-the-Home) EPON/GPON 應(yīng)用;(2)40G-100G網(wǎng)絡(luò)通信(Networking Communication)短程short range (XFI) 或長(zhǎng)程背板互連long range backplane (10G Base-KR) interconnect應(yīng)用。此技術(shù)運(yùn)用TX/RX equalization的方法來符合 1m FR4 背板的需求,而且用LC-tanked PLL達(dá)到非常低的抖動(dòng)時(shí)脈(clocking )(200fs RJ,rms),功耗(200mW per 10Gbps lane)。這個(gè)IP研究發(fā)展對(duì)大陸漸趨熱門的光纖到戶(FTTH)和高速網(wǎng)通的市場(chǎng)頗具重要性。臺(tái)灣和大陸因兩岸經(jīng)濟(jì)合作架構(gòu)協(xié)定(ECFA)有更密切的合作關(guān)系,創(chuàng)意電子的IP提供大陸SoC市場(chǎng)更多的選擇,可減少對(duì)美國(guó)、日本或韓國(guó)IP的依賴。

  創(chuàng)意電子的10G+ SerDes技術(shù)提供以下相當(dāng)具有競(jìng)爭(zhēng)力的優(yōu)勢(shì):(1)尖端 40nm制成工藝及 28nm的IP移植;(2)超低功耗 (200pJ per bit);(3)LC-tanked PLL達(dá)到非常低的抖動(dòng)時(shí)脈 (200fs RJ,rms);(4)RX均衡(equalization)兼?zhèn)銫TLE和DFE并支持短程(SR)和長(zhǎng)程(LR);(5)面積具有競(jìng)爭(zhēng)力;(6)全數(shù)碼化的CDR有低功耗及容易移植的好處;(7)高度可擴(kuò)展線寬(highly scalable lane widths)以及線速率(lane speed);(8)縮短鎖定時(shí)間跟寬松鎖定范圍的PLL與CDR。

  二、 1600+ 技術(shù)

  創(chuàng)意電子已經(jīng)開發(fā)生產(chǎn)高價(jià)值、高度可移植到不同制程的IP技術(shù),可支持高達(dá)1,600Mbps和工作延伸到2,133+ Mbps。此DDR IP整體解決方案包括DDR存儲(chǔ)器控制器以及物理層(包括IO/ PLL / DLL)和完整的封裝 /電路板設(shè)計(jì)準(zhǔn)則。它可以同時(shí)支持flip chip芯片和wire bond芯片封裝,此技術(shù)優(yōu)化SSO至最低限度。創(chuàng)意電子的IP設(shè)計(jì)團(tuán)隊(duì)計(jì)畫2011年開始擴(kuò)大在大陸的研發(fā)中心,為更多的客戶支持IP和SoC的服務(wù)。

  創(chuàng)意電子的DDR技術(shù)提供了以下競(jìng)爭(zhēng)優(yōu)勢(shì):(1)整體解決方案:控制器和PHY已經(jīng)實(shí)際驗(yàn)證;(2)支持DDR2存儲(chǔ)器最高達(dá) 800Mbps和DDR3高達(dá)1,600Mbps;(3)同時(shí)支持flip chip芯片和wire bond芯片;(4)支持gate training和data eye training;(5)線寬(Lane Width)和速度可調(diào)整;(6)物理層的核心主要是基于方便的RTL IP技術(shù);(7)40nm G/LP技術(shù)移植到28nm可達(dá)2,133+ Mbps;(8)支持AHB/AXI以及ECC;(9)支持DFI的2.1接口。



關(guān)鍵詞: 接口 DDR 存儲(chǔ)器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉