新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動(dòng)態(tài) > Cadence物理驗(yàn)證系統(tǒng)通過FinFET制程認(rèn)證

Cadence物理驗(yàn)證系統(tǒng)通過FinFET制程認(rèn)證

作者: 時(shí)間:2014-03-13 來源:電子產(chǎn)品世界 收藏

  重點(diǎn):

本文引用地址:http://m.butianyuan.cn/article/234663.htm

  · 認(rèn)證確保精確性方面不受影響,并包含用于65納米至14納米制程的物理驗(yàn)證簽收的先進(jìn)技術(shù)

  · 雙方共同的客戶可通過它與 r平臺(tái)的無縫集成進(jìn)行版圖設(shè)計(jì)和驗(yàn)證版圖

  全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)設(shè)計(jì)系統(tǒng)公司今天宣布® Physical Verification System (PVS)通過了GLOBALFOUNDRIES的認(rèn)證,可用于65納米至14納米制程技術(shù)的定制/模擬、數(shù)字和混合信號(hào)設(shè)計(jì)物理簽收。該認(rèn)證明確了Cadence PVS物理驗(yàn)證規(guī)則文件,可以用于Cadence ® Integrated Physical Verification System、Cadence r® Digital Implementation System及全芯片簽收。經(jīng)過認(rèn)證的Cadence PVS規(guī)則文件,對(duì)客戶充分利用Cadence模擬和數(shù)字流程中在線的物理驗(yàn)證,和完成全芯片物理簽收都是非常重要的??蛻艨梢栽L問GLOBALFOUNDRIES客戶門戶www.global-foundryview.com獲取PVS規(guī)則文件。

  “當(dāng)領(lǐng)先的設(shè)計(jì)廠商轉(zhuǎn)向這些更小的幾何尺寸后,他們尋求能跟上他們不斷變化需求的工具,”GLOBALFOUNDRIES設(shè)計(jì)解決方案設(shè)計(jì)方法學(xué)總監(jiān)Richard Trihy博士表示,“明確了Cadence的Physical Verification System能對(duì)65納米至14納米技術(shù)節(jié)點(diǎn)的支持以后,我們共同客戶就能夠獲益于r流程的設(shè)計(jì)過程中在線的物理驗(yàn)證方法。”

  雙方共同客戶現(xiàn)能采用PVS作為標(biāo)準(zhǔn),通過與Cadence Virtuoso定制IC設(shè)計(jì)平臺(tái)和Encounter Digital Implementation System的完美集成進(jìn)行在線的設(shè)計(jì)簽收,然后進(jìn)行全芯片簽收。設(shè)計(jì)過程中在線的PVS檢查讓客戶能在Virtuoso或Encounter平臺(tái)及時(shí)發(fā)現(xiàn)錯(cuò)誤、提供修正指導(dǎo)原則、增量式地核對(duì)修正、并防止引入新的錯(cuò)誤。Virtuoso Integrated Physical Verification System將PVS簽收技術(shù)集成至Virtuoso Layout Suite設(shè)計(jì)環(huán)境并驗(yàn)證設(shè)計(jì),就像它是以交互式的“實(shí)時(shí)”模式中繪制的一樣。與傳統(tǒng)流程相比,Encounter Digital Implementation System中時(shí)序感知的PVS增量式金屬填充可大幅縮短簽收ECO(工程變更)的完成時(shí)間。經(jīng)過認(rèn)證的PVS物理簽收確保設(shè)計(jì)符合復(fù)雜規(guī)則并滿足所要求的芯片功能,同時(shí)又不失精確性。

  “由于制造中不斷擴(kuò)大的光刻設(shè)備和物理尺寸的差距,物理簽收的規(guī)則不斷地以指數(shù)速度發(fā)展。通過我們與GLOBALFOUNDRIES及雙方客戶的密切合作,我們不斷推出滿足當(dāng)今最為先進(jìn)的幾何尺寸復(fù)雜設(shè)計(jì)需求的設(shè)計(jì)和簽收技術(shù),”Cadence數(shù)字與簽收集團(tuán)高級(jí)副總裁Anirudh Devgan博士表示。“通過我們面向物理簽收的PVS規(guī)則文件的認(rèn)證,我們的客戶能獲益于在Cadence設(shè)計(jì)平臺(tái)中集成的在線物理驗(yàn)證技術(shù),以實(shí)現(xiàn)最快tapeout時(shí)間。”

adc相關(guān)文章:adc是什么




關(guān)鍵詞: Cadence FinFET Virtuoso Encounte

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉