新聞中心

EEPW首頁(yè) > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 直流偏移校正功能與 ADS58H40 PCB 布局優(yōu)化

直流偏移校正功能與 ADS58H40 PCB 布局優(yōu)化

作者: 時(shí)間:2013-10-12 來(lái)源:網(wǎng)絡(luò) 收藏

本文引用地址:http://m.butianyuan.cn/article/258496.htm

摘要
本文分析了高速 ADC 功能的作用與影響,并針對(duì)此以 ADS58H40 為例,優(yōu)化了其PCB 布局。


1、引言

ADS58H40 是一款由德州儀器()推出的四通道、11/14 比特、采樣 250MSPS、接收 90MHz帶寬的高性能高速。它同時(shí)具有用于反饋的 125MHz 帶寬的 Burst Mode 與用于接收的 90MHz 帶寬的SNRBoost Mode,適用于基站收發(fā)信機(jī)的反饋與接收通道。

目前用于基站收發(fā)信機(jī)的高速(ADC)大多都具有功能(DC offset correctionfunction)。它用于校正 ADC 接收到的直流,以免其降低接收機(jī)的性能。但是此功能同時(shí)也會(huì)引起 ADC 的(code toggle),如果 PCB 布局不當(dāng),會(huì)造成 ADC 采集小信號(hào)功率不準(zhǔn)確。本文以 ADS58H40為例,分析了干擾所帶來(lái)的問(wèn)題,并提供了PCB 優(yōu)化解決方案。

2、高速 ADC 功能的作用與影響

直流偏移(DC offset)是由外界的直流信號(hào)分量與原信號(hào)的直流疊加形成。在基站收發(fā)信機(jī)中,它主要是由本振泄露與混頻器或 IQ 解調(diào)器的非線性產(chǎn)生。直流偏移會(huì)對(duì)有用信號(hào)形成干擾,通常需要使用 ADC 的直流偏移校正功能來(lái)抑制它。

從碼域上來(lái)看對(duì)于一個(gè)理想的 11 bit ADC,其中間碼應(yīng)該是 2^(11-1)=1024。用二進(jìn)制補(bǔ)碼來(lái)表示就是0x000。由于二進(jìn)制補(bǔ)碼的最高位表示符號(hào)位,所以對(duì)應(yīng)的 11 bit 數(shù)據(jù)范圍是從0x000 到 0x7FF。0x7FF表示-1,對(duì)應(yīng)為 1023。在無(wú)有用信號(hào)輸入時(shí),理想狀態(tài)下,11 bit ADC采集出來(lái)的信號(hào)在碼域就應(yīng)該為0x000。但是事實(shí)上外界還有熱噪聲(thermal noise)與直流偏移會(huì)被 ADC 采集到。直流偏移在碼域上會(huì)使 ADC 空采所獲得的碼相對(duì) 0x000 向上偏移一些,而熱噪聲信號(hào)的自然波動(dòng)也會(huì)疊加到直流偏移所表示的碼上面。ADC 的 DC offset correction function 會(huì)修正直流偏移引起的碼域誤差,將其重新校正到0x000。

ADC 的 DC offset correction function 的工作流程如下:



下面用兩張圖示來(lái)對(duì)比說(shuō)明 ADC 未使能與使能 DC offset correction function 在碼域上的區(qū)別。

在未使用 ADC 的 DC offset correction function 時(shí),11 bit ADC 空采所得到的熱噪聲與直流偏移在碼域圖示如下:



在使用 ADC 的 DC offset correction function 時(shí),11 bit ADC 空采所得到的熱噪聲與直流偏移在碼域圖示如下:



通過(guò)對(duì)比發(fā)現(xiàn)使能 ADC 的 DC offset correction function 后,直流偏移引起的碼域誤差被修正,熱噪聲在碼域上也從基本在 0x000 碼以上圍繞著直流偏移波動(dòng),變成了圍繞著 0x000碼波動(dòng)。因此在使能 DCoffset correction function 時(shí),熱噪聲的自然波動(dòng)會(huì)引起碼域從0x000 到 0x7FF 的隨機(jī)翻轉(zhuǎn)。體現(xiàn)在ADC 的 11 bit 數(shù)據(jù)線上就是 ADC 空采時(shí),所有數(shù)據(jù)線的電平都同時(shí)在邏輯 0 與邏輯 1 之間切換。此時(shí)數(shù)據(jù)線對(duì)外的干擾是最大的。如果在 PCB 布局上不夠謹(jǐn)慎,就會(huì)使這個(gè)干擾信號(hào)耦合到 ADC 的模擬輸入端。雖然這個(gè)耦合的干擾信號(hào)幅度并不大,但是它對(duì) ADC 的輸入信號(hào),尤其是輸入的小信號(hào)在頻域上會(huì)形成波浪型干擾,在 ADC 空采時(shí),則體現(xiàn)為(ripple noise floor)。


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉