新聞中心

EEPW首頁 > 設(shè)計(jì)應(yīng)用 > AESA雷達(dá)信號處理及體系結(jié)構(gòu)

AESA雷達(dá)信號處理及體系結(jié)構(gòu)

作者: 時(shí)間:2014-07-11 來源:網(wǎng)絡(luò) 收藏


對信號處理任務(wù)進(jìn)行可視化處理,使其在軟件中完成,系統(tǒng)設(shè)計(jì)人員獲得了新的運(yùn)行時(shí)選擇,例如在任務(wù)之間移動(dòng)處理資源,關(guān)斷不需要的處理器,盡早修改算法,以便響應(yīng)數(shù)據(jù)碼型,或者運(yùn)行多種算法,查看哪一種能夠得出最佳結(jié)果。

雷達(dá)系統(tǒng)不但為研究實(shí)現(xiàn)策略提供了豐富的環(huán)境,而且還提供了方法來研究有大量信號的系統(tǒng)。這些有源陣列分布在軍事等多種設(shè)計(jì)應(yīng)用中,所以,不應(yīng)該局限在傳統(tǒng)的嵌入式設(shè)計(jì)思路中。因此,對于完全不同的需要大量信號的領(lǐng)域要有新思路,這包括信號智能和網(wǎng)絡(luò)安全等應(yīng)用。這是值得注意的領(lǐng)域。

本文引用地址:http://m.butianyuan.cn/article/259363.htm

上一頁 1 2 3 下一頁

關(guān)鍵詞: FPGA GPU DAC驅(qū)動(dòng) AESA

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉