新聞中心

EEPW首頁(yè) > EDA/PCB > 學(xué)習(xí)方法與實(shí)踐 > 使用COMS電路應(yīng)注意的問(wèn)題

使用COMS電路應(yīng)注意的問(wèn)題

——
作者: 時(shí)間:2007-12-27 來(lái)源:電子元器件網(wǎng) 收藏

1.電源極性

  電源極性不得接反,否則將損壞集成塊。使用IC插座時(shí),管腳順序不允許插反。

2.焊接

  焊接時(shí),應(yīng)采用20W內(nèi)熱式電烙鐵,烙鐵外殼需接地線,防止因漏電而損壞集成電路。每次焊接時(shí)間應(yīng)控制在3~5s內(nèi)。為了安全起見(jiàn),也可先拔下烙鐵插頭,利用烙鐵的余熱進(jìn)行焊接。嚴(yán)禁在電路通電時(shí)進(jìn)行焊接。

3.未通電決不能送輸入信號(hào)

  在CMOS電路尚未接通電源時(shí),決不可以將輸入信號(hào)加到CMOS電路的輸入端。如果信號(hào)源和CMOS電路各用一套電源,則應(yīng)先接通CMOS電源,再接通信號(hào)源的電源;關(guān)機(jī)時(shí),應(yīng)先切斷信號(hào)源電源,再關(guān)掉CMOS電源。

4.通電VDD與VSS不得短路

  通電以后,不得將VDD(電源)與VSS(接地)短路,也不得將輸出引腳與電源端短路,否則會(huì)損壞集成電路。

5.不用的輸入端所接輸入邏輯電平應(yīng)適當(dāng)

  所有不同的輸入端,均應(yīng)根據(jù)實(shí)際情況接上適當(dāng)?shù)倪壿嬰娖剑╒DD或VSS),不得懸空,否則電路的工作狀態(tài)將不確定,并且會(huì)增加電路的功耗。

  對(duì)于觸發(fā)器,還應(yīng)考慮控制端的直流偏置問(wèn)題。一般可在控制端與VDD或VSS(根據(jù)具體情況而定)之間接一只100kΩ的電阻,觸發(fā)信號(hào)則接到管腳上。這樣才能保證在常態(tài)下電路狀態(tài)是惟一的,一旦觸發(fā)信號(hào)(脈沖)來(lái)到時(shí),觸發(fā)器便能正常翻轉(zhuǎn)。

6.防感應(yīng)電壓

  CMOS電路的柵極與基極之間。有一層厚度僅為0.1~0.2µm的二氧化硅絕緣層,由于CMOS電路的輸入阻抗高,而輸入電容又很小,只要在柵極上積有少量電荷,便可形成高壓,將柵極擊穿,造成永久性損壞。

  由于人體能感應(yīng)出幾十伏的交流電壓,衣服在摩擦?xí)r還能產(chǎn)生數(shù)千伏的靜電,故盡量不要用手或身體接觸CMOS電路的管腳。長(zhǎng)期不用時(shí),最好用錫紙將全部管腳短路后包好。塑料袋易產(chǎn)生靜電,不宜用來(lái)包裝集成電路。{{分頁(yè)}}

7.正常接線

  給數(shù)字CMOS集成電路接線時(shí),外圍元件應(yīng)盡量靠近所連管腳,引線力求短捷,應(yīng)盡量避免使用平行的長(zhǎng)引線,否則極易引入較大的分布電容和分布電感,容易形成LC振蕩。解決的方法是:在輸入端串入10kΩ左右的電阻。

8.高速CMOS應(yīng)注意電路結(jié)構(gòu)

  使用高速CMOS電路時(shí),一定要注意電路結(jié)構(gòu)和印制電路板的設(shè)計(jì)。輸出引線過(guò)長(zhǎng),容易產(chǎn)生“振鈴”現(xiàn)象,進(jìn)而就會(huì)引起波形失真,嚴(yán)重時(shí)還會(huì)導(dǎo)致電路無(wú)法工作。

9.輸入規(guī)則



關(guān)鍵詞: COMS電路 其他IC 制程

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉