Xilinx推出全球性能最高的可配置DSP解決方案
全球可編程邏輯解決方案領(lǐng)導廠商賽靈思公司( Xilinx, Inc. (NASDAQ: XLNX) )今天宣布其屢獲殊榮的65nm Virtex-5 SXT FPGA平臺新增針對高性能數(shù)字信號處理(DSP)而優(yōu)化的Virtex™-5 SXT240T器件。該器件高達528GMACs的乘法累加性能和超過190 GFLOPS的單精度浮點DSP性能,為廣播視頻、醫(yī)療成像、無線通信、國防和高性能計算等應用的開發(fā)人員提供了全球性能最高的可配置DSP解決方案。
本文引用地址:http://m.butianyuan.cn/article/82868.htm“支持高分辨率(HD)視頻的廣播設(shè)備制造商要求比標準分辨率(SD)設(shè)計高出五倍以上的處理能力。”為領(lǐng)先廣電企業(yè)和視頻測試設(shè)備供應商提供設(shè)計咨詢服務的OmniTek公司總經(jīng)理Roger Fawcett說:“與市場上的任何其它FPGA器件相比,Virtex-5 SX240T能夠更好地滿足廣播和數(shù)字相機高級視頻處理算法所提出的計算需求。”
新推出的這款65nm Virtex-5 SXT240T器件集成了1056個25 x 18 位的DSP48E邏輯片,設(shè)計人員可結(jié)合專用布線資源實現(xiàn)可擴展的信號處理鏈。每個DSP48E 邏輯片典型動態(tài)功耗僅為1.4mW/100MHz ,不需要犧牲性能即可實現(xiàn)高效的電源管理。此外,SX240T擁有超過18Mbit的塊RAM用于存儲數(shù)據(jù)和系數(shù),還有24個高速GTP串行收發(fā)器,每個都可支持高達3.75Gbps的數(shù)據(jù)速率。更高的DSP帶寬結(jié)合存儲器和高速串行連接使設(shè)計人員可以在印刷電路板上使用更少的器件,從而降低總體系統(tǒng)成本和功耗,與此同時仍然可以滿足嚴格的性能要求。
為支持SXT240T器件,賽靈思還推出了浮點運算(FPO)IP內(nèi)核 4.0版。新版FPO IP內(nèi)核優(yōu)化使用25 x 18 位的DSP邏輯片來完成浮點乘法運算,所需的資源僅為此前版本的一半。SXT240T 器件和FPO IP 內(nèi)核相結(jié)合可以為高性能計算、醫(yī)療成像和國防應用提供超過190 GFLOPS單精度浮點DSP性能。如此高的DSP性能使 SXT240T 的單精度浮點乘法運算能力比競爭器件高出63%,單精度浮點加法運算能力高出125%。
“SX240T 器件實現(xiàn)了邏輯、存儲器、信號處理和高速GTP串行收發(fā)器之間的最佳結(jié)合,從而可以滿足先進DSP應用的高性能需求。”賽靈思公司產(chǎn)品開發(fā)副總裁Steve Douglass說,“作為唯一提供內(nèi)建PCI Express® 端點和三模式Ethernet MAC模塊的FPGA系列,Virtex-5進一步優(yōu)化了成本并使功耗進一步降低。”
XtremeDSP工具
設(shè)計人員可以利用XtremeDSP解決方案開發(fā)工具包(包括 System Generator for DSP 和AccelDSP™ 綜合工具)創(chuàng)建使用SXT240T 的DSP設(shè)計。利用這些工具,可以方便地將利用The MathWorks™公司受歡迎的MATLAB® 和 Simulink® DSP 建模環(huán)境開發(fā)的DSP算法在FPGA硬件中實現(xiàn)。System Generator for DSP 為賽靈思在Simulink 環(huán)境中提供了優(yōu)化的DSP 模塊組、網(wǎng)表生成和硬件在環(huán)協(xié)同仿真(hardware-in-the-loop co-simulation)插件。AccelDSP綜合工具進一步擴展了這些能力,還包括了定點轉(zhuǎn)換、設(shè)計試探以及浮點MATLAB算法RTL生成功能。
價格和供貨情況
客戶現(xiàn)在就可以利用最新的ISE 10.1.01設(shè)計套件開始為下一代產(chǎn)品進行基于SXT240T 的設(shè)計。器件的最初樣品將于2008年第3季度提供,并有望于第4季度實現(xiàn)全面量產(chǎn)。這些器件的價格現(xiàn)在就可提供;客戶可以聯(lián)絡賽靈思授權(quán)代表獲得報價。浮點運算IP內(nèi)核V4.0作為ISE10.1.01設(shè)計套件中內(nèi)核生成器(Core Generator)系統(tǒng)標準IP庫的一部分向客戶免費提供。
評論