新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 美大學(xué)研究人員發(fā)明半導(dǎo)體制作新工藝

美大學(xué)研究人員發(fā)明半導(dǎo)體制作新工藝

作者: 時(shí)間:2009-07-27 來源:cnbeta 收藏

  美國北卡羅來納大學(xué)與賴斯大學(xué)的科學(xué)家最近發(fā)明了一種新的制作工藝,研究人員稱這種發(fā)明能讓這樣的芯片公司“突破摩爾定律的禁錮”,并造出更小更強(qiáng)的。該項(xiàng)發(fā)明研究了一種新的硅雜質(zhì)摻雜方法,科學(xué)家們稱之為“單分子層嫁接”。過去,是通過向硅晶體內(nèi)部摻雜雜質(zhì)而制成的,但隨著半導(dǎo)體工藝的發(fā)展,晶體管的尺寸也越來越小,這樣就很容易出現(xiàn)不同器件之間摻雜度存在差異的情況,造成器件間的性能差異。

本文引用地址:http://m.butianyuan.cn/article/96596.htm

  為了解決這個(gè)問題,這項(xiàng)新發(fā)明改變了向半導(dǎo)體中摻雜雜質(zhì)的方法,改將雜質(zhì)分子附著在硅晶體的表面,而不是將其注入晶體內(nèi)部。使用這種方法可以得到與傳統(tǒng)制作方法相似的效果,但對級器件則更為適用。

  研究人員并稱:“對,鎂光,三星等半導(dǎo)體廠商來說,我們的發(fā)明意義重大,我保證他們已經(jīng)在嘗試使用我們的方案了。”



關(guān)鍵詞: Intel 處理器 納米 半導(dǎo)體

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉