信號處理 文章 進(jìn)入信號處理技術(shù)社區(qū)
微軟.NET Micro Framework首次在ADI公司的Blackfin處理器上亮相
- 中國 北京——Analog Devices, Inc.(紐約證券交易所代碼: ADI),全球領(lǐng)先的高性能信號處理解決方案供應(yīng)商,在2008年10月28日舉行的嵌入式系統(tǒng)會議上,與AxiomFount公司共同宣布了ADI公司的Blackfin處理器可以支持微軟公司的.NET Micro Framework。通過AxiomFount公司的 AxiDotNet與集成的.NET Micro Framework解決方案,業(yè)界唯一的匯聚式處理器系列能夠支持廣為流行的代碼托管應(yīng)用環(huán)境,這使得
- 關(guān)鍵字: 信號處理 嵌入式 Blackfin
ADI公司推出業(yè)界首款集成自動增益控制的寬帶正交調(diào)制器
- 中國 北京——Analog Devices, Inc.(紐約證券交易所代碼: ADI),全球領(lǐng)先的高性能信號處理解決方案供應(yīng)商,最新推出業(yè)界首款高性能寬帶I/Q正交調(diào)制器——ADL5386,在緊湊型6 mm × 6 mm LFCSP封裝內(nèi)集成了自動增益控制(AGC)電路。ADI公司的ADL5386提供了高性能與無與倫比的高集成度的獨特組合,適用于寬帶無線接入系統(tǒng)、微波無線電鏈路、電纜調(diào)制解調(diào)器終端系統(tǒng)以及手機(jī)基礎(chǔ)設(shè)施設(shè)備中的低IF(中頻)與R
- 關(guān)鍵字: 信號處理 I/Q 調(diào)制解調(diào)器
ADI公司推出自適應(yīng)照明管理系統(tǒng),以提高便攜式電子產(chǎn)品的電源效率
- 全球領(lǐng)先的高性能信號處理解決方案供應(yīng)商,最新推出一款高效的可定制顯示管理解決方案——ADP5520照明管理系統(tǒng),能夠提高移動電話、個人導(dǎo)航設(shè)備以及媒體播放器的顯示質(zhì)量,并延長電池壽命?;诒銛y式電子設(shè)備的顯示屏對大量電池功耗的需求,以及消費者在觀看色彩豐富的內(nèi)容時對更大尺寸與更高質(zhì)量屏幕的需求,顯示系統(tǒng)的電源效率正成為日益重要的設(shè)計考慮事項。 單芯片的ADP5520照明管理系統(tǒng)采用“智能”的照明控制技術(shù),可以自動檢測環(huán)境亮度
- 關(guān)鍵字: 信號處理 芯片 照明控制技術(shù) ADP5520
eASIC推出新一代45nm結(jié)構(gòu)化ASIC
- 半導(dǎo)體調(diào)研機(jī)構(gòu)Gartner多年來一直在跟蹤ASIC設(shè)計項目數(shù)量,其趨勢已經(jīng)無疑被認(rèn)定向下。最新技術(shù)的ASIC設(shè)計費用已經(jīng)上升到一個很高點,以致許多中小規(guī)模的公司用不起而只能采用FPGA。而ASIC只有依靠正在研發(fā)的各種降低其設(shè)計費用的新方法才有希望挽回頹勢。 擁有獨特的過孔層布線定制專利技術(shù)以及零掩模費和無最低訂貨量限制的新結(jié)構(gòu)化ASIC平臺供應(yīng)商eASIC在其90nm Nextreme ASIC產(chǎn)品的基礎(chǔ)上,又發(fā)布了其新一代Nextreme-2系列產(chǎn)品。Nextreme-2系列是目前市面上唯
- 關(guān)鍵字: ASIC FPGA 信號處理 富士通
實時操作系統(tǒng)在雷達(dá)信號處理中的應(yīng)用
- 本文對探地雷達(dá)信號處理機(jī)的硬件結(jié)構(gòu)和軟件設(shè)計都做了介紹,重點介紹了如何在項目應(yīng)用中使用DSP/BIOSⅡ?qū)崟r嵌入式操作系統(tǒng)。實時嵌入式操作系統(tǒng)在國外得到廣泛的應(yīng)用,已成為嵌入式系統(tǒng)設(shè)計中必不可少的一部分,但是在國內(nèi)高校,以DSP為核心的嵌入式平臺中,嵌入式操作系統(tǒng)的應(yīng)用很有限。所以快速利用這方面的最新技術(shù),提高嵌入式系統(tǒng)開發(fā)的層次和深度是刻不容緩的。
- 關(guān)鍵字: 應(yīng)用 信號處理 雷達(dá) 操作系統(tǒng) 實時
基于多徑分量簇的信號處理技術(shù)研究
- 0 引言 實際傳播場景下,對每個多徑分量簇內(nèi)的不同多徑分量加以分別處理將會消耗大量的陣列自由度并占用大量的資源,而其結(jié)果所帶來的性能增益卻是極其有限的,為此,如何對空域多徑簇進(jìn)行恰當(dāng)?shù)奶幚恚茄芯筷嚵刑炀€自適應(yīng)信號處理相關(guān)算法實現(xiàn)中的一類重要問題。 一般認(rèn)為,移動通信領(lǐng)域中的陣列信號處理技術(shù)從其技術(shù)復(fù)雜度出發(fā)至少可以分為3個實現(xiàn)層面: 其一,是在基站臺采用陣列天線的形式而實現(xiàn)上行鏈路信號的空間分集處理,這在當(dāng)前移動通信系統(tǒng)中已經(jīng)得到普遍應(yīng)用。 其二,是基站臺陣列天線波束掃描技術(shù)
- 關(guān)鍵字: 天線 自適應(yīng) 信號處理 基站
基于FPGA和ADSP的數(shù)字波束形成技術(shù)的工程實現(xiàn)
- 數(shù)字波束形成技術(shù)充分利用陣列天線所獲取的空間信息,通過信號處理技術(shù)使波束獲得超分辨率和低副瓣的性能,實現(xiàn)了波束的掃描、目標(biāo)的跟蹤以及空間干擾信號的零陷,因而數(shù)字波束形成技術(shù)在雷達(dá)信號處理、通信信號處理以及電子對抗系統(tǒng)中得到了廣泛的應(yīng)用。數(shù)字波束形成是把陣列天線輸出的信號進(jìn)行AD采樣數(shù)字化后送到數(shù)字波束形成器的處理單元,完成對各路信號的復(fù)加權(quán)處理,形成所需的波束信號。只要信號處理的速度足夠快,就可以產(chǎn)生不同指向的波束。由于數(shù)字波束形成一般是通過DSP或FPGA用軟件實現(xiàn)的,所以具有很高的靈活性和可擴(kuò)展性
- 關(guān)鍵字: FPGA ADSP 數(shù)字波束 信號處理
基于TMS320C50的通用語音信號處理系統(tǒng)
- 語言是人類相互溝通信息的重要工個。隨著現(xiàn)代科學(xué)技術(shù)的發(fā)展,特別是語音通信和各種語音產(chǎn)品的廣泛普及,語音信號的數(shù)字化處理在越來越多的領(lǐng)域中發(fā)揮著巨大的作用。目前,各種以語言信號數(shù)字處理為特點的商品已經(jīng)進(jìn)入市場,商品化的語音信號處理機(jī)也已問世,如KAY公司的CSL TM(Computerized Speech Lab)。 一個完備的語音信號處理系統(tǒng)不但要具備語音信號的采集和回放功能,而且更重要的是要能完成復(fù)雜的語音信號分析和處理算法。通常這些算法運算量大,且又要滿足實時或準(zhǔn)實時的快速高效處理要求,因
- 關(guān)鍵字: DSP 語音 信號處理
一種實時信號處理系統(tǒng)的研究和實現(xiàn)
- 引言 近年來,實時信號處理的要求越來越高,所用系統(tǒng)要求具有處理大量數(shù)據(jù)的能力,這就要求系統(tǒng)硬件要達(dá)到很高的運算速度,并且軟件處理程序也要盡可能優(yōu)化,以保證系統(tǒng)的實時性。本文基于FPGA和ADSP-TS101S所實現(xiàn)的一種高速數(shù)據(jù)并行處理系統(tǒng),可以進(jìn)行實時連續(xù)波和脈沖波的處理,并將連續(xù)波的頻譜和脈沖波脈沖幅度信息、脈前時刻、脈寬及載頻打包輸出。整個系統(tǒng)的輸出延時被控制在1ms之內(nèi)。 系統(tǒng)任務(wù)及系統(tǒng)結(jié)構(gòu) 系統(tǒng)任務(wù) 系統(tǒng)頻譜分析電路組成結(jié)構(gòu)如圖1所示。前端輸入為高頻寬帶模擬信號經(jīng)過數(shù)
- 關(guān)鍵字: FPGA DSP 信號處理 DMAR DMA
利用FPGA協(xié)處理提升無線子系統(tǒng)的性能
- 您可以顯著提高無線系統(tǒng)中信號處理功能的性能。怎樣提高呢?有效方法是利用FPGA結(jié)構(gòu)的靈活性和目前受益于并行處理的FPGA架構(gòu)中的嵌入式DSP模塊。 常見于無線應(yīng)用中這類處理包括有限沖激響應(yīng)(FIR)濾波、快速傅里葉變換(FFT)、數(shù)字上下變頻和前向誤差校正(FEC)。Xilinx? Virtex-4和Virtex-5架構(gòu)提供多達(dá)512個并行嵌入式DSP乘法器,這些乘法器的工作頻率高于500MHz,最高可提供256 GMAC的DSP性能。 將需要高速并行處理的工作卸載給FPGA,而將需要高速
- 關(guān)鍵字: 信號處理 FPGA DSP
基于TSl01型DSP鏈路口的多通道高精度數(shù)據(jù)采集電路設(shè)計
- 1 引言 在信號處理領(lǐng)域,DSP技術(shù)的應(yīng)用越來越廣泛,基于DSP的信號采集處理平臺不斷出現(xiàn)。常見的DSP信號采集處理平臺利用總線進(jìn)行數(shù)據(jù)采集,總線上多個設(shè)備的數(shù)據(jù)傳輸經(jīng)常相互沖突。ADI公司的Tiger SHARCl01型DSP(簡稱TSl01)只有總線和鏈路口可以與外設(shè)通信,基于緩解總線沖突的目的,筆者設(shè)計了一種以現(xiàn)場可編程門陣列(FPGA)作為數(shù)據(jù)接口緩沖器,避開總線,經(jīng)TSl01的鏈路口將多個A/D轉(zhuǎn)換器采集到的數(shù)據(jù)傳送到TSl01。由FPGA完成多個多路A/D轉(zhuǎn)換器采集數(shù)據(jù)的緩沖排序,并
- 關(guān)鍵字: 信號處理 DSP TSl01 MCU和嵌入式微處理器
ADSP-TS101的USB 2.0接口擴(kuò)展
- 1 引 言 現(xiàn)代信號處理系統(tǒng)通常涉及到上位機(jī)與信號處理機(jī)之間的數(shù)據(jù)通訊,如何建立信號處理機(jī)與上位機(jī)的通訊接口成為系統(tǒng)設(shè)計中必須解決的一個問題。通常情況下,對于數(shù)據(jù)傳輸速度要求不太高的應(yīng)用,可以使用普通串行口作為通訊鏈路。在本系統(tǒng)中,由于采用多片高性能浮點數(shù)字信號處理器ADSP-TS101作為處理器,產(chǎn)生了大量的處理結(jié)果,并且要求實時傳輸處理結(jié)果,傳輸速度必須達(dá)到1 MB/s,因此普通的串行通訊口已經(jīng)不能滿足要求。若采用PCI接口,雖然在速度上可以滿足要求,但需要單獨在上位機(jī)占用一個PCI插槽,另
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) 信號處理 ADSP-TS101 處理器
信號處理介紹
信號處理(signal processing),在計算機(jī)控制、藥物分析、電子學(xué)等學(xué)科所關(guān)心的是信號的表示、變換和運算,以及它們所包含的信息。
信號處理可以用于溝通人類之間,或人與機(jī)器之間的聯(lián)系;用以探測我們周圍的環(huán)境,并揭示出那些不易觀察到的狀態(tài)和構(gòu)造細(xì)節(jié),以及用來控制和利用能源與信息.例如,我們可能希望分開兩個或多個多少有些混在一起的信號,或者想增強(qiáng)信號模型中的某些成分或參數(shù)。
幾十年來,信 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473