首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 直接數字合成(dds)技術

直接數字合成(dds)技術 文章 進入直接數字合成(dds)技術技術社區(qū)

基于DDS的鎖相頻率合成器設計

  •   1 引 言   現代頻半合成源對頻率精度、分辨率、轉換時間和頻譜純度等指標提出了越來越高的要求。甚高頻(VHF)頻率合成器通常采用多鎖相環(huán)路(PLL)結構,多環(huán)合成器將單環(huán)中的巨大分頻比用多個環(huán)路來負擔,同時各環(huán),尤其足主環(huán)的鑒相頻率大幅度提高,從而滿足了鑒相頻率高、分頻比小和分辨率高等要求。但是由于多環(huán)組合的固有特性,尤其是分辨率每提高1個數量級,就要增加一級子環(huán)路,使得其頻率轉換速度低、線路復雜、可靠性差。   直接數字式頻率合成技術(DDS)的頻率分辨率高、頻率轉換速度快。DDS/PLL混合
  • 關鍵字: DDS  鎖相頻率  合成器  模擬IC  

基于內插和QLA技術的并行DDS的實現

  •   1 引 言   直接數字頻率合成技術(Direel Digital FrequencySynthesis,DDS)稱為第三代頻率合成技術,他利用正弦信號的相位與時間呈線性關系的特性,通過查表的方式得到信號的瞬時幅值,從而實現頻率合成。這種方法不僅可以產生不同頻率的正弦波,而且具有超寬的相對帶寬,超高的變頻速率,超細的分辨率以及相位的連續(xù)性和產生任意波形(AWG)的特點。   目前所使用的大部分DDS結構,在相位累加模塊和相位幅度轉換模塊均采用了流水線技術和某些壓縮算法等,但都不能從根本上解決DDS
  • 關鍵字: 嵌入式系統  單片機  數字頻率合成  DDS  MCU和嵌入式微處理器  

混合仿真下DDS的改進研究與實現

  •   1 引 言   DDS(Direct Digital Frequency Synthesis,直接數字頻率合成器)是一種從相位概念出發(fā)直接合成所需波形的頻率合成技術。由于DDS具有相對頻帶寬、頻率分辨率高、頻率變化速度快與相位可連續(xù)線性變化等一系列特點,已被廣泛應用于數字通信系統中。目前,可供用戶選擇的高性能、多功能的專用DDS芯片比較多。然而在某些對控制方式、置頻速率等方面有特殊要求的場合,設計一個基于高性能FPGA(Field Programming Gate Array,現場可編程門陣列)的D
  • 關鍵字: 嵌入式系統  單片機  DDS  混合仿真  MCU和嵌入式微處理器  

基于單片機和AD9858的4頻點快速跳頻設計

  •   摘要:在分析了DDS基本原理以及AD9858基本特點的基礎上,介紹了AD9858的送數方式及單片機接口程序。給出了利用AD9858內部寄存器來實現跳頻時間小于50ns的4頻點快速跳頻的具體方法。     關鍵詞:DDS;AD9858;快速跳頻   在電子系統中,常常需要應用頻率合成技術來實現跳頻源設計。頻率合成指對一個高穩(wěn)定的參考頻率進行各種技術處理,以生成一系列穩(wěn)定的頻率輸出。目前應用最廣的是鎖相環(huán)(PLL)頻率合成技術,它是通過改變PLL中的分頻比N來實現跳頻的
  • 關鍵字: DDS  AD9858  快速跳頻  MCU和嵌入式微處理器  

基于DDS與MCU的運算放大器參數測量系統設計

  • 引言     在現代科研機構電路設計、大專院校的電子系統教學中,集成運算放大器作為信號處理的基本器件,應用非常廣泛,準確的掌握集成運放的參數是進行電子系統設計的基本前提。為了方便用戶準確掌握手中運放的各項參數,本文提供了一種采用可編程DDS芯片和MCU的測量系統,可自動測量集成運放的5項基本參數,以小液晶屏顯示測量結果,并可根據需要打印測量的結果,與現有的BJ3195等昂貴測試儀相比,該測量系統功能精簡、操作智能化、人機接口友好。    
  • 關鍵字: 嵌入式系統  單片機  DDS  MCU  運算放大器  嵌入式  

基于DSP Builder的DDS設計及其FPGA實現

  • 直接數字合成器,是采用數字技術的一種新型頻率合成技術,他通過控制頻率、相位增量的步長,產生各種不同頻率的信號。他具有一系列的優(yōu)點;較高的頻率分辨率;可以實現快速的頻率切換;在頻率改變時能夠保持相位的連續(xù);很容易實現頻率、相位和幅度的數控調制等。目前可采用專用芯片或可編程邏輯芯片實現DDS[1],專用的DDS芯片產生的信號波形、功能和控制方式固定,常不能滿足具體需要[2]??删幊踢壿嬈骷哂衅骷?guī)模大、工作速度快及可編程的硬件特點,并且開發(fā)周期短,易于升級,因為非常適合用于實現DDS。   1 DDS的
  • 關鍵字: 嵌入式系統  單片機  DSP  Builder  DDS  FPGA  嵌入式  

基于軟件無線電的可調中頻調制器的設計與實現

  • 摘要:本文以DDS(直接數字頻率合成)理論為基礎,采用Altera公司推出的DSP Builder軟件工具,介紹了一種基于軟件無線電的可調中頻調制器的設計方法,使其在硬件平臺上通過撥碼開關控制實現FSK、PSK、ASK三種調制方式。文中討論了調制的一般理論,并將推導出的相關理論結果運用到仿真調試中,最后在FPGA芯片上驗證了調制器的系統功能。 關鍵詞:直接數字合成;軟件無線電;調制;DSP Builder 1.引言:   軟件無線電(software defined radio)是無線電系統從模擬到
  • 關鍵字: 通訊  無線  網絡  直接數字合成  軟件無線電  調制  無線  通信  

AD9959簡化測控通信系統中多路DDS之間信號同步設計

  • 摘要: 給出一種利用AD9959多通道DDS同步特性,簡化測控通信系統中多路DDS同步設計的方案,與原有方案相比具有控制方式靈活、外圍元件少,性能優(yōu)良等優(yōu)點。關鍵詞: DDS;同步;AD9959;測控通信 引言近年來,為了提高信息傳輸速率,增強通信抗干擾能力,飛行器測控通信系統已從統一載波體制向擴頻統一測控通信體制發(fā)展。但是,這種寬帶擴頻測控技術的應用使得同步設計成為系統實現的難點,尤其對于多頻率源系統,信號之間的嚴格同步更為困難。一般情況下,為了獲得多路DDS的同步,設計者往往會使
  • 關鍵字: 0704_A  AD9959  DDS  測控通信  工業(yè)控制  同步  雜志_設計天地  工業(yè)控制  

基于ISA總線的多路同步DDS信號源設計

  • 介紹了一種基于計算機ISA總線、三路同步的DDS信號源的設計。對信號源與ISA總線的接口關系以及多路DDS的同步問題進行了討論。測試結果表明,該信號源的各路DDS具有較好的同步關系和相位噪聲指標。
  • 關鍵字: ISA  DDS  總線  多路    

水下通信編碼器在TS101系統的擴展實現*

  • 摘要: 為了產生用于水下點對點通信的各種信號,本文在擴展硬件資源受限的情況下,設計并研制了一種基于DDWS實現的通信編碼器硬件系統,它能產生用于水下通信的連續(xù)不間斷輸出的復雜波形信號,同時實現數字模擬輸出,滿足通信信號的精度和穩(wěn)定性要求。關鍵詞: TS101S ; 直接數字合成 ; 水聲通信信號 引言水下通信信號的一個顯著特點就是信號的頻率非常低(kHz級),為了提高信息的傳輸速率,必須充分利用信號有限的頻帶,所以不得不選一些復雜信號;另外水下通信的背景比較復雜,因此,欲在水下建立穩(wěn)
  • 關鍵字: 0702_A  TS101S  水聲通信信號  消費電子  雜志_設計天地  直接數字合成  消費電子  

基于FPGA動態(tài)信號產生器設計

  • 本文研究并實現了基于FPGA(FieldProgrammableGateArray)的智能動態(tài)信號源,采用了DDS(DirectDigitalSynt...
  • 關鍵字: DDS  頻譜  諧波  正弦  

新型雙環(huán)900MHz、1800MHz頻段數字調諧系統

  • 王仁發(fā),林秩盛,陸南昌,熊 燕(中山大學 電子與通信工程系, 廣州 510275)    摘 要:研究了DDS+雙PLL構成的新型數字調諧系統:A環(huán)產生DDS所需的時鐘信號,B環(huán)產生高頻輸出。B環(huán)使調諧器輸出頻率f0作較大變化,A環(huán)和DDS使f0作小變動。該系統工作頻率為850MHz~925MHz和1700MHz~1850MHz,頻率分辨率可達25kHz。在單片微機控制下,可實現跳頻。   關鍵詞:數字調諧系統 DDS PLL 跳頻   數字調諧系統是現代收發(fā)信機的核心,其性能直接影響通信質
  • 關鍵字: DDS  PLL  數字調諧系統  跳頻  

基于DDS技術的聲納信號模擬器

  • 本文提出并實現了采用DDS技術的新型聲納信號模擬器。
  • 關鍵字: DDS  聲納  信號模擬器    

基于CPLD控制的DDS數字頻率合成器設計

  • DDS是直接數字合成(Direct Digital Synthesis)技術的簡稱,是近年來隨著數字集成電路和計算機的迅猛發(fā)展而出現的一種新的頻率合成技術。該技術從相位概念出發(fā)來對頻率進行合成。它采用數字取樣技術,將參考信號的頻率、相位、幅度等參數轉變成一組取樣函數,然后直接運算出所需要的頻率信號。由于是全數字結構,其輸出信號中含有大量雜散譜線。另外,其超寬頻帶信號也將遇到諧波電平高,從而難以抑制諧波等問題。這些問題嚴重影響了DDS輸出信號的頻譜純度,也成為限制其應用的主要因素。本文提出了一種解決此問題的
  • 關鍵字: DDS  單片機  嵌入式系統  直接數字合成  

基于FPGA的DDS調頻信號的研究與實現

  • 1 引言 直接數字頻率合成器(DDS)技術,具有頻率切換速度快,很容易提高頻率分辨率、對硬件要求低、可編程全數字化便于單片集成、有利于降低成本、提高可靠性并便于生產等優(yōu)點。目前各大芯片制造廠商都相繼推出采用先進CMOS工藝生產的高性能和多功能的DDS芯片,專用DDS芯片采用了特定工藝,內部數字信號抖動很小,輸出信號的質量高。然而在某些場合,由于專用的DDS芯片的控制方式是固定的,故在工作方式、頻率控制等方面與系統的要求差距很大,這時如果用高性能的FPGA器件設計符合自己需要的DDS電路就是一個很好的解
  • 關鍵字: DDS  FPGA  單片機  調頻信號  嵌入式系統  
共265條 17/18 |‹ « 9 10 11 12 13 14 15 16 17 18 »
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473