首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> cpld/fpga

基于NI智能FPGA板卡的通用數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

  • 摘要:基于NI公司的智能FPGA板卡以及圖形化編程軟件LabVIEW設(shè)計(jì)并實(shí)現(xiàn)了一種通用數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)與傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)相比結(jié)構(gòu)簡(jiǎn)單、開(kāi)發(fā)周期短、可靠性高、實(shí)時(shí)性好,并且對(duì)于不同應(yīng)用場(chǎng)合,在FPGA邏輯單元足
  • 關(guān)鍵字: FPGA  數(shù)據(jù)采集  通用性  LabVIEW  

基于FPGA的QCM濕度測(cè)量系統(tǒng)程序設(shè)計(jì)與仿真

  • 摘要:為了實(shí)時(shí)檢測(cè)常溫下的濕度,以便負(fù)責(zé)人根據(jù)需要調(diào)整環(huán)境狀態(tài)。采用測(cè)頻計(jì)數(shù)法結(jié)合頻差法設(shè)計(jì)了以FPGA芯片(EP2C8Q208C8N)為基礎(chǔ)的可用于濕度測(cè)量的石英晶體諧振頻率漂移檢測(cè)電路。重點(diǎn)介紹在FPGA平臺(tái)上通過(guò)測(cè)量
  • 關(guān)鍵字: 石英晶體  濕度測(cè)量  FPGA  EP2C8Q208C8N  電路仿真  

基于FPGA+DM36X的IP攝像機(jī)平臺(tái)

  • 近年來(lái),隨著信息化技術(shù)以及物聯(lián)網(wǎng)的發(fā)展,對(duì)于視頻監(jiān)控設(shè)備的要求不斷的在提高,將高動(dòng)態(tài)范圍(High Dynamic Range,HDR)攝像機(jī)代替?zhèn)鹘y(tǒng)攝像機(jī)以提高監(jiān)控質(zhì)量成為了監(jiān)控設(shè)備的發(fā)展趨勢(shì)。TI公司達(dá)芬奇視頻處理技術(shù)在
  • 關(guān)鍵字: 安防監(jiān)空  FPGA  DM36X  高動(dòng)態(tài)范圍  

基于FPGA的指紋識(shí)別系統(tǒng)電路模塊設(shè)計(jì)

  • 本設(shè)計(jì)選用具有高集成度、低功耗、短開(kāi)發(fā)周期的FPGA來(lái)完成此項(xiàng)設(shè)計(jì),以實(shí)現(xiàn)系統(tǒng)的ASIC為研究背景,具有很強(qiáng)的現(xiàn)實(shí)意義和廣闊的市場(chǎng)空間。 采用xilinx公司Spartan 3E系列FPGA作為核心控制器件,這款器件采用90ns的先
  • 關(guān)鍵字: FPGA  指紋識(shí)別  

基于DSP+FPGA的數(shù)字導(dǎo)彈飛控計(jì)算機(jī)設(shè)計(jì)

  • 摘要:針對(duì)在舵機(jī)、導(dǎo)引頭、慣導(dǎo)等彈上設(shè)備日益數(shù)字化的趨勢(shì)下飛控系統(tǒng)的需求,提出了一種基于DSP+FPGA結(jié)構(gòu)的通用飛控計(jì)算機(jī)平臺(tái)。DSP+FPGA結(jié)構(gòu)能發(fā)揮兩種處理芯片各自的優(yōu)勢(shì),而且具有良好的通用性和擴(kuò)展性。針對(duì)多
  • 關(guān)鍵字: DSP+FPGA  數(shù)字式飛控計(jì)算機(jī)  雙端口RAM  數(shù)據(jù)同步  

iPhone 7中的FPGA芯片將是蘋(píng)果AI之路上的關(guān)鍵

  •   據(jù)外媒報(bào)道,iPhone 7上市都快一個(gè)月了,拆解網(wǎng)站如iFixit和Chipworks早已將它大卸八塊。在內(nèi)部零配件上,恐怕現(xiàn)下最令人驚訝的就是蘋(píng)果用了高通和英特爾兩個(gè)公司的基帶。   不過(guò),這密密麻麻的內(nèi)部零配件中,有一個(gè)小芯片卻被人們忽視了,它就是FPGA,也就是所謂的現(xiàn)場(chǎng)可編程門(mén)陣列,而這顆芯片未來(lái)可進(jìn)行重新編程和配置。最重要的是,此類芯片在數(shù)據(jù)中心一直是機(jī)器學(xué)習(xí)的發(fā)動(dòng)機(jī)。此外,這也是iPhone首次用上FPGA芯片。   “蘋(píng)果此舉非常有趣,也絕對(duì)的一反常態(tài),”研
  • 關(guān)鍵字: FPGA  蘋(píng)果  

基于SOPC的現(xiàn)場(chǎng)總線多通道實(shí)時(shí)溫度采集系統(tǒng)設(shè)計(jì)

  • 引言溫度是表征物體冷熱程度的物理量,是工業(yè)生產(chǎn)中常見(jiàn)和最基本的參數(shù)之一,在生產(chǎn)過(guò)程中常常需要對(duì)溫度進(jìn)行監(jiān)控。傳統(tǒng)的溫度采集系統(tǒng),通常采用單片機(jī)或數(shù)字信號(hào)處理器DSP作為微控制器,控制模數(shù)轉(zhuǎn)換器ADC及其他外
  • 關(guān)鍵字: 溫度采集  FPGA  NiosII  PROFIBUS  

基于DSP和FPGA的編碼器信號(hào)測(cè)量及處理的通用模塊

  • 隨著科學(xué)技術(shù)的飛速發(fā)展,自動(dòng)控制系統(tǒng)在各領(lǐng)域中的應(yīng)用越來(lái)越多,特別是計(jì)算機(jī)自動(dòng)控制系統(tǒng)已成為現(xiàn)代科學(xué)技術(shù)、軍事工程和現(xiàn)代工業(yè)等領(lǐng)域不可缺少的部分。因而,自動(dòng)控制元件如作為動(dòng)力裝置的各種電動(dòng)機(jī)、發(fā)電機(jī)和
  • 關(guān)鍵字: DSP  FPGA  增量式編碼器  

拆解安捷倫電源/測(cè)量單元(SMU)

  • Dave Jones在5年時(shí)間里,上傳了超過(guò)600個(gè)電子類的視頻。在每周二,Jones會(huì)拆解一個(gè)不錯(cuò)的設(shè)備(當(dāng)然,有時(shí)候沒(méi)有那么好),Jones并不是簡(jiǎn)單地把盒子破壞、打開(kāi),他會(huì)用他豐富的電子設(shè)計(jì)知識(shí)來(lái)說(shuō)明這個(gè)設(shè)備是怎么設(shè)計(jì)
  • 關(guān)鍵字: 拆解    FPGA    CPLD    Xilinx    安捷倫  

基于DSP的頻率特性分析儀設(shè)計(jì)

  • 頻率特性分析儀可以對(duì)被測(cè)網(wǎng)絡(luò)的頻率特性進(jìn)行快速的動(dòng)態(tài)測(cè)量,得出被測(cè)網(wǎng)絡(luò)傳輸特性,并將測(cè)量結(jié)果以數(shù)據(jù)或圖形的形式實(shí)時(shí)顯示。傳統(tǒng)的掃頻儀大多結(jié)構(gòu)復(fù)雜、體積龐大、價(jià)格昂貴且操作復(fù)雜。因此,具有低成本、數(shù)字化
  • 關(guān)鍵字: 直接數(shù)字頻率合成  數(shù)字信號(hào)處理器  FPGA  頻率特性測(cè)試  

基于數(shù)字電位計(jì)的X射線探測(cè)器偏壓調(diào)節(jié)

  • 針對(duì)某X射線探測(cè)器輸出信號(hào)增益需不斷調(diào)節(jié)以滿足后續(xù)信號(hào)采集電路的輸入范圍,其偏置電壓需要精細(xì)調(diào)節(jié),文章采用數(shù)字電位計(jì)和FPGA設(shè)計(jì)了X射線探測(cè)器偏置電壓調(diào)節(jié)系統(tǒng)。闡述了所選數(shù)字電位計(jì)的參數(shù)、特點(diǎn)及內(nèi)部結(jié)構(gòu),在此基礎(chǔ)上給出了系統(tǒng)的設(shè)計(jì)方案。文章中FPGA采用SPI通信方式對(duì)數(shù)字電位計(jì)進(jìn)行配置實(shí)現(xiàn)電阻100KΩ共256檔的調(diào)節(jié),最終給出實(shí)際測(cè)試結(jié)果,驗(yàn)證了采用數(shù)字電位計(jì)實(shí)現(xiàn)偏壓調(diào)節(jié)的靈活性。
  • 關(guān)鍵字: X射線探測(cè)器  反向偏壓調(diào)節(jié)  數(shù)字電位計(jì)  SPI  FPGA  

基于FPGA軟核的參數(shù)可變的壓力測(cè)試系統(tǒng)設(shè)計(jì)

  • 在爆炸場(chǎng)壓力測(cè)試中,沖擊波超壓峰值隨著彈藥的當(dāng)量和到爆心距離的變化十分顯著。傳統(tǒng)測(cè)試系統(tǒng)的測(cè)試參數(shù)難以更改,靈活性差,往往需要重新設(shè)計(jì)電路以滿足不同測(cè)試要求。為了提高測(cè)試系統(tǒng)的靈活性及電路復(fù)用性,設(shè)計(jì)了基于可配置FPGA軟核的測(cè)試系統(tǒng)。通過(guò)調(diào)用并修改可移植軟核,以實(shí)現(xiàn)系統(tǒng)的快速設(shè)計(jì),通過(guò)靈活設(shè)置測(cè)試參數(shù)完成不同測(cè)試任務(wù)。對(duì)系統(tǒng)準(zhǔn)確性進(jìn)行了驗(yàn)證,應(yīng)用到靜爆試驗(yàn)中,有效獲得了壓力數(shù)據(jù)。
  • 關(guān)鍵字: FPGA  軟核  沖擊波  存儲(chǔ)測(cè)試  

以FPGA為基礎(chǔ)的SoC驗(yàn)證平臺(tái) 自動(dòng)化電路仿真?zhèn)慑e(cuò)功能

  • 隨著系統(tǒng)芯片(SoC)設(shè)計(jì)的體積與復(fù)雜度持續(xù)升高,驗(yàn)證作業(yè)變成了瓶頸:占了整個(gè)SoC研發(fā)過(guò)程中70% 的時(shí)間。因此,任何能夠降低驗(yàn)證成本并能更早實(shí)現(xiàn)驗(yàn)證sign-off的方法都是眾人的注目焦點(diǎn)。臺(tái)灣工業(yè)技術(shù)研究院 (工研院
  • 關(guān)鍵字: FPGA  SoC  基礎(chǔ)  電路仿真    

基于DSP及FPGA的水下目標(biāo)定位系統(tǒng)數(shù)字信號(hào)處理模塊設(shè)計(jì)

  • 隨著水下武器和水下航行器等水下目標(biāo)的快速發(fā)展,對(duì)其進(jìn)行定位和跟蹤從而檢驗(yàn)其性能的試驗(yàn)具有非常重要的意義,這也是水下目標(biāo)試驗(yàn)場(chǎng)的重要工作內(nèi)容。水下試驗(yàn)場(chǎng)的定位系統(tǒng)根據(jù)被測(cè)目標(biāo)是否加裝合作聲信標(biāo),可以分為
  • 關(guān)鍵字: FPGA  DSP  水下目標(biāo)定位  數(shù)字信號(hào)處理    

采用PCM編碼原理及FPGA編程技術(shù)實(shí)現(xiàn)PCM數(shù)字基群接口傳輸

  • 采用PCM編碼原理及FPGA編程技術(shù)實(shí)現(xiàn)PCM數(shù)字基群接口傳輸?shù)退贁?shù)據(jù)的接入
    一、概述----高速傳輸系統(tǒng)中低速設(shè)備的接入有廣泛的應(yīng)用范圍。在環(huán)境監(jiān)控等監(jiān)控網(wǎng)絡(luò)中,被監(jiān)控設(shè)備往往提供RS-232/RS-485/V.10/V.35的通信接口
  • 關(guān)鍵字: PCM  FPGA  編碼  編程    
共6991條 101/467 |‹ « 99 100 101 102 103 104 105 106 107 108 » ›|

cpld/fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473